晶体管的形成方法技术

技术编号:14555413 阅读:69 留言:0更新日期:2017-02-05 04:39
一种晶体管的形成方法,包括:在衬底表面形成伪栅极膜;在伪栅极膜内掺杂离子,在伪栅极膜内形成掺杂区和未掺杂区,掺杂区的表面与伪栅极膜的表面齐平,未掺杂区位于掺杂区底部;在伪栅极膜内掺杂离子之后,刻蚀部分伪栅极膜直至暴露出衬底表面为止,在衬底表面形成伪栅极层;对伪栅极层的侧壁进行减薄,使未掺杂区的侧壁相对于掺杂区的侧壁凹陷;在对伪栅极层的侧壁进行减薄之后,在伪栅极层两侧的衬底内形成源漏区;在形成源漏区之后,在衬底表面形成介质层,介质层覆盖伪栅极层的侧壁,且介质层的表面与伪栅极层的表面齐平;去除伪栅极层,在介质层内形成第一开口;在第一开口内形成栅极。所形成的晶体管的性能提高。

Method for forming transistor

The method includes forming a transistor, forming a dummy gate film on the surface of the substrate; the dummy gate doping in membrane ion doped region is formed in a dummy gate and undoped film, surface doping area and the dummy gate film is flush with the undoped doped region is located in the area at the bottom; after the dummy gate film in the part of doping ions, etching the dummy gate film until expose the surface of the substrate, forming a dummy gate layer on the substrate surface; side wall of the dummy gate layer is thin, the side wall of the undoped region relative to the side wall of the doped region in the sag; side wall of the dummy gate layer thinning, source a drain region is formed in a dummy gate layer on both sides of the substrate; after forming a source drain region, forming a dielectric layer on a surface of the substrate, a dielectric layer overlying the dummy gate layer of the side wall surface, and the surface of the dielectric layer and the dummy gate layer flush; remove the pseudo grid A first opening is formed in the dielectric layer, and a gate is formed in the first opening. Improved performance of the formed transistor.

【技术实现步骤摘要】

本专利技术涉及半导体制造
,尤其涉及一种晶体管的形成方法
技术介绍
随着集成电路制造技术的快速发展,促使集成电路中的半导体器件,尤其是MOS(MetalOxideSemiconductor,金属-氧化物-半导体)器件的尺寸不断地缩小,以此满足集成电路发展的微型化和集成化的要求,而晶体管器件是MOS器件中的重要组成部分之一。对于晶体管器件来说,随着晶体管的尺寸持续缩小,现有技术以氧化硅或氮氧化硅材料形成的栅介质层时,已无法满足晶体管对于性能的要求。尤其是以氧化硅或氮氧化硅作为栅介质层所形成的晶体管容易产漏电流以及杂质扩散等一系列问题,从而影响晶体管的阈值电压,造成晶体管的可靠性和稳定性下降。为解决以上问题,一种以高K栅介质层和金属栅构成的晶体管被提出,即高K金属栅(HKMG,HighKMetalGate)晶体管。所述高K金属栅晶体管采用高K(介电常数)材料代替常用的氧化硅或氮氧化硅作为栅介质材料,以金属材料或金属化合物材料替代传统的多晶硅栅极材料,形成金属栅。所述高K金属栅晶体管能够在缩小尺寸的情况下,能够减小漏电流,降低工作电压和功耗,以此提高晶体管的性能。然而,随着半导体工艺节点的不断缩小,所形成的高K金属栅晶体管的尺寸不断缩小、器件密度不断提高,导致制造高K金属栅晶体管的工艺难以控制,所形成的高K金属栅晶体管性能不稳定。
技术实现思路
本专利技术解决的问题是提高所形成的晶体管的性能。为解决上述问题,本专利技术提供一种晶体管的形成方法,包括:提供衬底;在衬底表面形成伪栅极膜;在所述伪栅极膜内掺杂离子,在所述伪栅极膜内形成掺杂区和未掺杂区,所述掺杂区的表面与所述伪栅极膜的表面齐平,所述未掺杂区位于所述掺杂区底部;在所述伪栅极膜内掺杂离子之后,刻蚀部分所述伪栅极膜直至暴露出衬底表面为止,在所述衬底表面形成伪栅极层,所述伪栅极层包括未掺杂区、以及位于未掺杂区表面的掺杂区;对所述伪栅极层的侧壁进行减薄,使所述未掺杂区的侧壁相对于掺杂区的侧壁凹陷;在对所述伪栅极层的侧壁进行减薄之后,在所述伪栅极层两侧的衬底内形成源漏区;在形成源漏区之后,在所述衬底表面形成介质层,所述介质层覆盖所述伪栅极层的侧壁,且所述介质层的表面与所述伪栅极层的表面齐平;去除所述伪栅极层,在所述介质层内形成第一开口;在所述第一开口内形成栅极。可选的,所述伪栅极膜的材料为硅;在所述伪栅极膜内掺杂的离子为硼离子;所述掺杂区的厚度小于300埃。可选的,所述伪栅极膜的材料为无定形硅或多晶硅;所述伪栅极膜的厚度为500埃~1500埃,形成工艺为化学气相沉积工艺或物理气相沉积工艺。可选的,对所述伪栅极层的侧壁进行减薄的工艺为湿法刻蚀工艺,所述湿法刻蚀的刻蚀液为四甲基氢氧化铵溶液,所述四甲基氢氧化铵溶液的温度小于40℃。可选的,在所述伪栅极膜内掺杂离子的工艺为离子注入工艺,注入能量小于6KeV,注入剂量大于1E15atoms/cm2。可选的,还包括:在所述离子注入工艺之后,采用退火工艺激活所述伪栅极膜内掺杂的离子;所述退火工艺为尖峰退火,退火温度为900℃~1100℃,退火时间为5秒~30秒。如权利要求1所述的晶体管的形成方法,其特征在于,对所述伪栅极层的侧壁进行减薄的厚度为3纳米~6纳米。可选的,所述刻蚀伪栅极膜并形成伪栅极层的工艺包括:在所述伪栅极膜表面形成掩膜层,所述掩膜层覆盖需要形成伪栅极层的对应位置和结构;以所述掩膜层为掩膜,刻蚀所述伪栅极膜并形成伪栅极层。可选的,所述掩膜层的材料包括SiN、SiON、SiOBN、SiOCN中的一种或多种组合;所述掩膜层的厚度为50埃~200埃;所述掩膜层的形成工艺包括:在伪栅极膜表面形成掩膜材料膜;刻蚀部分掩膜材料膜直至暴露出伪栅极膜表面,形成掩膜层;所述掩膜材料膜的形成工艺为原子层沉积工艺或化学气相沉积工艺。可选的,刻蚀部分所述伪栅极膜以形成栅极层的工艺为湿法刻蚀工艺、各向异性的干法刻蚀工艺中的一种或两种组合。可选的,还包括:在形成源漏区之前,在所述伪栅极层的侧壁表面形成侧墙;在所述伪栅极层和侧墙两侧的衬底内形成源漏区;所述侧墙的材料包括SiN、SiON、SiOBN、SiOCN中的一种或多种组合;所述侧墙的厚度为20埃~100埃;所述侧墙的形成工艺包括原子层沉积工艺或化学气相沉积工艺。可选的,在对所述伪栅极层的侧壁进行减薄之后,形成介质层之前,在所述伪栅极层两侧的衬底内形成应力层;在所述应力层内掺杂P型离子或N型离子形成源漏区;所述应力层的形成方法包括:在所述伪栅极层两侧的衬底内形成第二开口;采用选择性外延沉积工艺在所述第二开口内形成应力层。可选的,所述应力层的材料为硅锗或碳化硅。可选的,所述介质层的形成工艺包括:在所述衬底和伪栅极层表面形成介质膜;平坦化所述介质膜直至暴露出所述伪栅极层表面为止,形成介质层。可选的,所述介质膜的形成工艺为流体化学气相沉积工艺、高深宽比沉积工艺中的一种或两种组合。可选的,所述栅极的形成工艺包括:在所述介质层表面和第一开口内形成栅极膜,所述栅极膜填充满所述第一开口;平坦化所述栅极膜直至暴露出介质层表面,形成栅极。可选的,还包括:在所述平坦化工艺暴露出所述介质层表面之后,平坦化所述栅极和介质层,使所述栅极和介质层的厚度减小,所述栅极和介质层减小的厚度大于或等于所述掺杂区的厚度。可选的,还包括:在形成所述伪栅极膜之前,在衬底表面形成伪栅介质膜;在所述伪栅介质膜表面形成伪栅极膜;所述伪栅介质膜的材料为氧化硅,形成工艺为热氧化工艺或化学气相沉积工艺,厚度为5埃~30埃;刻蚀部分所述伪栅极膜以形成伪栅极层的工艺停止于所述伪栅介质膜表面;在去除所述伪栅极层之后,去除第一开口底部的伪栅介质膜。可选的,所述衬底包括第一区域和第二区域,所述第一区域和第二区域之间的衬底内具有隔离结构;所述伪栅极层分别位于所述衬底的第一区域和第二区域表面;在第一区域的源漏区内掺杂有P型离子;在第二区域的源漏区内掺杂有N型离子。可选的,所述衬底为平面基底;或者,所述衬底包括基底、以及位于基底表面的鳍部,所述伪栅极层横跨于所述鳍部的侧壁和顶部表面。与现有技术相比,本专利技术的技术方案具有以下优点:本专利技术的形成方法中,在衬底表面形成伪栅极膜之后,刻蚀所述伪栅极膜形成伪栅极层之前,对所述伪栅极膜内掺杂离子,在所述伪栅极膜内形成掺杂区和未掺杂区,所述掺杂区的表面与所述伪栅极膜的表面本文档来自技高网...

【技术保护点】
一种晶体管的形成方法,其特征在于,包括:提供衬底;在衬底表面形成伪栅极膜;在所述伪栅极膜内掺杂离子,在所述伪栅极膜内形成掺杂区和未掺杂区,所述掺杂区的表面与所述伪栅极膜的表面齐平,所述未掺杂区位于所述掺杂区底部;在所述伪栅极膜内掺杂离子之后,刻蚀部分所述伪栅极膜直至暴露出衬底表面为止,在所述衬底表面形成伪栅极层,所述伪栅极层包括未掺杂区、以及位于未掺杂区表面的掺杂区;对所述伪栅极层的侧壁进行减薄,使所述未掺杂区的侧壁相对于掺杂区的侧壁凹陷;在对所述伪栅极层的侧壁进行减薄之后,在所述伪栅极层两侧的衬底内形成源漏区;在形成源漏区之后,在所述衬底表面形成介质层,所述介质层覆盖所述伪栅极层的侧壁,且所述介质层的表面与所述伪栅极层的表面齐平;去除所述伪栅极层,在所述介质层内形成第一开口;在所述第一开口内形成栅极。

【技术特征摘要】
1.一种晶体管的形成方法,其特征在于,包括:
提供衬底;
在衬底表面形成伪栅极膜;
在所述伪栅极膜内掺杂离子,在所述伪栅极膜内形成掺杂区和未掺杂区,
所述掺杂区的表面与所述伪栅极膜的表面齐平,所述未掺杂区位于所述掺杂
区底部;
在所述伪栅极膜内掺杂离子之后,刻蚀部分所述伪栅极膜直至暴露出衬
底表面为止,在所述衬底表面形成伪栅极层,所述伪栅极层包括未掺杂区、
以及位于未掺杂区表面的掺杂区;
对所述伪栅极层的侧壁进行减薄,使所述未掺杂区的侧壁相对于掺杂区
的侧壁凹陷;
在对所述伪栅极层的侧壁进行减薄之后,在所述伪栅极层两侧的衬底内
形成源漏区;
在形成源漏区之后,在所述衬底表面形成介质层,所述介质层覆盖所述
伪栅极层的侧壁,且所述介质层的表面与所述伪栅极层的表面齐平;
去除所述伪栅极层,在所述介质层内形成第一开口;
在所述第一开口内形成栅极。
2.如权利要求1所述的晶体管的形成方法,其特征在于,所述伪栅极膜的材
料为硅;在所述伪栅极膜内掺杂的离子为硼离子;所述掺杂区的厚度小于
300埃。
3.如权利要求2所述的晶体管的形成方法,其特征在于,所述伪栅极膜的材
料为无定形硅或多晶硅;所述伪栅极膜的厚度为500埃~1500埃,形成工
艺为化学气相沉积工艺或物理气相沉积工艺。
4.如权利要求2所述的晶体管的形成方法,其特征在于,对所述伪栅极层的
侧壁进行减薄的工艺为湿法刻蚀工艺,所述湿法刻蚀的刻蚀液为四甲基氢
氧化铵溶液,所述四甲基氢氧化铵溶液的温度小于40℃。
5.如权利要求1所述的晶体管的形成方法,其特征在于,在所述伪栅极膜内
掺杂离子的工艺为离子注入工艺,注入能量小于6KeV,注入剂量大于1E15
atoms/cm2。
6.如权利要求5所述的晶体管的形成方法,其特征在于,还包括:在所述离
子注入工艺之后,采用退火工艺激活所述伪栅极膜内掺杂的离子;所述退
火工艺为尖峰退火,退火温度为900℃~1100℃,退火时间为5秒~30秒。
7.如权利要求1所述的晶体管的形成方法,其特征在于,对所述伪栅极层的
侧壁进行减薄的厚度为3纳米~6纳米。
8.如权利要求1所述的晶体管的形成方法,其特征在于,所述刻蚀伪栅极膜
并形成伪栅极层的工艺包括:在所述伪栅极膜表面形成掩膜层,所述掩膜
层覆盖需要形成伪栅极层的对应位置和结构;以所述掩膜层为掩膜,刻蚀
所述伪栅极膜并形成伪栅极层。
9.如权利要求8所述的晶体管的形成方法,其特征在于,所述掩膜层的材料
包括SiN、SiON、SiOBN、SiOCN中的一种或多种组合;所述掩膜层的厚
度为50埃~200埃;所述掩膜层的形成工艺包括:在伪栅极膜表面形成掩
膜材料膜;刻蚀部分掩膜材料膜直至暴露出伪栅极膜表面,形成掩膜层;
所述掩膜材料膜的形成工艺为原子层沉积工艺或化学气相沉积工艺。
10.如权利要求1所述的晶体管的形成方法,其特征在于,刻蚀部...

【专利技术属性】
技术研发人员:赵杰
申请(专利权)人:中芯国际集成电路制造上海有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1