一种移位寄存器、栅极驱动电路及显示面板制造技术

技术编号:13768138 阅读:59 留言:0更新日期:2016-09-29 02:27
本发明专利技术公开了一种移位寄存器、栅极驱动电路及显示面板,该移位寄存器包括:控制模块和输出模块;其中,控制模块用于在第一时钟信号端和信号输入端的控制下,通过第一时钟信号端的信号、参考信号端的信号、信号输入端的信号改变第一节点和第二节点的电位;输出模块用于在第一节点的控制下,将参考信号端的信号通过扫描信号输出端输出,在第二节点的控制下,将第二时钟信号端的信号通过所述扫描信号输出端输出。这样本发明专利技术实施例提供的上述移位寄存器可以通过控制模块和输出模块实现扫描信号的正常输出,同时该移位寄存器仅包括控制模块和输出模块,其结构简单功耗低,且有利于实现显示面板的窄边框设计。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其涉及一种移位寄存器、栅极驱动电路及显示面板
技术介绍
目前,随着显示技术的发展,显示面板业竞争越来越激烈,降低显示面板的生产成本成为面板商提高竞争力的首选方案,而为了降低显示面板的生产成本,一般地,相关
的技术人员利用显示面板的边缘搭建栅极驱动电路,栅极驱动电路包括多个移位寄存器,每个移位寄存器对应一条栅线,多个移位寄存器采用级联方式设置,相邻两个移位寄存器之间有逐级传递的触发信号,每个移位寄存器接收到触发信号后,向对应栅线输出栅线扫描信号,并把触发信号输送给下一级单元电路以实现栅极驱动的功能,这样的设计可以省去在显示面板的边框区域单独设置栅极驱动芯片,降低了相关产品的生产成本,提高了显示产品的市场竞争力。然而,在现有的显示面板设计中,移位寄存器电路结构一般设置在显示面板的周边区域,占用了较大的边框位置,不利于目前显示领域中对窄边框的需求,且移位寄存器的电路结构相对而言比较复杂,从而导致其功耗较大。窄边框是当前显示屏的一个重要发展方向,通常情况下,显示产品的周边封框胶区域所能缩小的部分已经达到极限,简化移位寄存器的电路结构和优化移位寄存器电路的版图设计成为缩减移位寄存器占用空间宽度的有效方法。目前的移位寄存器的电路结构如图1所示,其中包括8个开关晶体管(T1-T8)和2个电容(C1和C2),其占用空间宽度仍然比较大。因此,如何简化移位寄存器的电路结构,满足显示面板的窄边框设计需求,
是本领域技术人员亟待解决的技术问题。
技术实现思路
本专利技术实施例提供了一种移位寄存器、栅极驱动电路及显示面板,用以解决现有技术中存在的移位寄存器的结构比较复杂,占用显示面板的边框位置较大的问题。本专利技术实施例提供了一种移位寄存器,包括:控制模块和输出模块;其中,所述控制模块的第一输入端和第一控制端分别与第一时钟信号端相连,第二输入端和第二控制端分别与信号输入端相连,第三输入端和第四输入端分别与参考信号端相连,第一输出端与第一节点相连,第二输出端与第二节点相连;所述控制模块用于在所述第一时钟信号端和所述信号输入端的控制下,通过所述第一时钟信号端的信号、所述参考信号端的信号、所述信号输入端的信号改变所述第一节点和所述第二节点的电位;所述输出模块的第一输入端与所述参考信号端相连,第二输入端与第二时钟信号端相连,第一控制端与所述第一节点相连,第二控制端与第二节点相连,输出端与扫描信号输出端相连;所述输出模块用于在所述第一节点的控制下,将所述参考信号端的信号通过所述扫描信号输出端输出;在所述第二节点的控制下,将所述第二时钟信号端的信号通过所述扫描信号输出端输出。在一种可能的实施方式中,本专利技术实施例提供的上述移位寄存器中,所述控制模块,包括:第一输入单元、第二输入单元和控制单元;其中,所述第一输入单元的输入端和控制端分别与所述第一时钟信号端相连,输出端与所述第一节点相连;所述第一输入单元用于在所述第一时钟信号端的控制下,将所述第一时钟信号端的信号输出到所述第一节点;所述第二输入单元的输入端和控制端分别与所述信号输入端相连,输出端与所述第二节点相连;所述第二输入单元用于在所述信号输入端的控制下,将所述信号输入端的信号输出到所述第二节点;所述控制单元的第一输入端和第二输入端分别与所述参考信号端相连,第一输出端和第一控制端分别与所述第一节点相连,第二输出端和第二控制端分别与所述第二节点相连;所述控制单元用于在所述第一节点的控制下,将所述参考信号端的信号输出到所述第二节点;在所述第二节点的控制下,将所述参考信号端的信号输出到所述第一节点。在一种可能的实施方式中,本专利技术实施例提供的上述移位寄存器中,所述第一输入单元,包括:第一开关晶体管;所述第一开关晶体管的栅极和源极分别与所述第一时钟信号端相连,漏极与所述第一节点相连。在一种可能的实施方式中,本专利技术实施例提供的上述移位寄存器中,所述第二输入单元,包括:第二开关晶体管;所述第二开关晶体管的栅极和源极分别与所述信号输入端相连,漏极与所述第二节点相连。在一种可能的实施方式中,本专利技术实施例提供的上述移位寄存器中,所述控制单元,包括:第三开关晶体管和第四开关晶体管;其中,所述第三开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连,漏极与所述第二节点相连;所述第四开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述第一节点相连。在一种可能的实施方式中,本专利技术实施例提供的上述移位寄存器中,所述输出模块,包括:第一输出单元和第二输出单元;其中,所述第一输出单元的输入端与所述参考信号端相连,控制端与所述第一节点相连,输出端与所述扫描信号输出端相连;所述第一输出单元用于在所述第一节点的控制下,将所述参考信号端的信号通过所述扫描信号输出端输出;所述第二输出单元的输入端与所述第二时钟信号端相连,控制端与所述第二节点相连,输出端与所述扫描信号输出端相连;所述第二输出单元用于在所
述第二节点的控制下,将所述第二时钟信号端的信号通过所述扫描信号输出端输出。在一种可能的实施方式中,本专利技术实施例提供的上述移位寄存器中,所述第一输出单元,包括:第五开关晶体管和存储电容;其中,所述第五开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连,漏极与所述扫描信号输出端相连;所述存储电容连接于所述参考信号端与所述第一节点之间。在一种可能的实施方式中,本专利技术实施例提供的上述移位寄存器中,所述第二输出单元,包括:第六开关晶体管;所述第六开关晶体管的栅极与所述第二节点相连,源极与所述第二时钟信号端相连,漏极与所述扫描信号输出端相连。本专利技术实施例提供了一种栅极驱动电路,包括级联的多个本专利技术实施例提供的上述移位寄存器,各所述移位寄存器的扫描信号输出端均向与其对应的栅线输入扫描信号;除最后一级移位寄存器之外,其余每级移位寄存器的扫描信号输出端还向与其相邻的下一级移位寄存器的信号输入端输入触发信号。本专利技术实施例提供了一种显示面板,包括本专利技术实施例提供的上述栅极驱动电路。本专利技术实施例的有益效果包括:本专利技术实施例提供了一种移位寄存器、栅极驱动电路及显示面板,该移位寄存器包括:控制模块和输出模块;其中,控制模块用于在第一时钟信号端和信号输入端的控制下,通过第一时钟信号端的信号、参考信号端的信号、信号输入端的信号改变第一节点和第二节点的电位;输出模块用于在第一节点的控制下,将参考信号端的信号通过扫描信号输出端输出,在第二节点的控制下,将第二时钟信号端的信号通过所述扫描信号输出端输出。这样本专利技术实施例提供的上述移位寄存器可以通过控制模块和输出模块实现扫描信号的正常输出,同时该移位寄存器仅包括控制模块和输出模块,其结构简单功耗低,且有利于
实现显示面板的窄边框设计。附图说明图1为现有技术的移位寄存器的电路结构示意图;图2-图4分别为本专利技术实施例提供的移位寄存器的结构示意图;图5为本专利技术实施例提供的移位寄存器的工作时序示意图;图6为本专利技术实施例提供的栅极驱动电路的结构示意图。具体实施方式下面结合附图,对本专利技术实施例提供的移位寄存器、栅极驱动电路及显示面板的具体实施方式进行详细的说明。本专利技术实施例提供了一种移位寄存器,如图2所示,可以包括:控制模块01和输本文档来自技高网
...

【技术保护点】
一种移位寄存器,其特征在于,包括:控制模块和输出模块;其中,所述控制模块的第一输入端和第一控制端分别与第一时钟信号端相连,第二输入端和第二控制端分别与信号输入端相连,第三输入端和第四输入端分别与参考信号端相连,第一输出端与第一节点相连,第二输出端与第二节点相连;所述控制模块用于在所述第一时钟信号端和所述信号输入端的控制下,通过所述第一时钟信号端的信号、所述参考信号端的信号、所述信号输入端的信号改变所述第一节点和所述第二节点的电位;所述输出模块的第一输入端与所述参考信号端相连,第二输入端与第二时钟信号端相连,第一控制端与所述第一节点相连,第二控制端与第二节点相连,输出端与扫描信号输出端相连;所述输出模块用于在所述第一节点的控制下,将所述参考信号端的信号通过所述扫描信号输出端输出;在所述第二节点的控制下,将所述第二时钟信号端的信号通过所述扫描信号输出端输出。

【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:控制模块和输出模块;其中,所述控制模块的第一输入端和第一控制端分别与第一时钟信号端相连,第二输入端和第二控制端分别与信号输入端相连,第三输入端和第四输入端分别与参考信号端相连,第一输出端与第一节点相连,第二输出端与第二节点相连;所述控制模块用于在所述第一时钟信号端和所述信号输入端的控制下,通过所述第一时钟信号端的信号、所述参考信号端的信号、所述信号输入端的信号改变所述第一节点和所述第二节点的电位;所述输出模块的第一输入端与所述参考信号端相连,第二输入端与第二时钟信号端相连,第一控制端与所述第一节点相连,第二控制端与第二节点相连,输出端与扫描信号输出端相连;所述输出模块用于在所述第一节点的控制下,将所述参考信号端的信号通过所述扫描信号输出端输出;在所述第二节点的控制下,将所述第二时钟信号端的信号通过所述扫描信号输出端输出。2.如权利要求1所述的移位寄存器,其特征在于,所述控制模块,包括:第一输入单元、第二输入单元和控制单元;其中,所述第一输入单元的输入端和控制端分别与所述第一时钟信号端相连,输出端与所述第一节点相连;所述第一输入单元用于在所述第一时钟信号端的控制下,将所述第一时钟信号端的信号输出到所述第一节点;所述第二输入单元的输入端和控制端分别与所述信号输入端相连,输出端与所述第二节点相连;所述第二输入单元用于在所述信号输入端的控制下,将所述信号输入端的信号输出到所述第二节点;所述控制单元的第一输入端和第二输入端分别与所述参考信号端相连,第一输出端和第一控制端分别与所述第一节点相连,第二输出端和第二控制端分别与所述第二节点相连;所述控制单元用于在所述第一节点的控制下,将所述参考信号端的信号输出到所述第二节点;在所述第二节点的控制下,将所述参考信号端的信号输出到所述第一节点。3.如权利要求2所述的移位寄存器,其特征在于,所述第一输入单元,包括:第一开关晶体管;所述第一开关晶体管的栅极和源极分别与所述第一时钟信号端相连,漏极与所述第一节点相连。4.如权利要求2所述的移位寄...

【专利技术属性】
技术研发人员:王强
申请(专利权)人:京东方科技集团股份有限公司北京京东方显示技术有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1