【技术实现步骤摘要】
【技术保护点】
一种同时实现占空比矫正和延迟锁相的延迟锁相环电路,其特征在于,包括DLLDCC延迟链、DLLDCC控制器、DLL鉴相器、占空比检测电路和DLL反馈电路;输入时钟连接DLLDCC延迟链的输入端和DLL鉴相器的第一输入端;DLL反馈电路的输入端连接DLLDCC延迟链输出的输出时钟;DLL反馈电路的输出端连接DLL鉴相器的第二输入端;DLL鉴相器的输出端通过DLLDCC控制器连接DLLDCC延迟链;占空比检测电路的输入端连接一种同时实现占空比矫正和延迟锁相的延迟锁相环电路的最终输出时钟,占空比检测电路的输出端连接DLLDCC控制器。
【技术特征摘要】
【专利技术属性】
技术研发人员:郭晓锋,
申请(专利权)人:西安紫光国芯半导体有限公司,
类型:新型
国别省市:陕西;61
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。