一种同时实现占空比矫正和延迟锁相的延迟锁相环电路制造技术

技术编号:13441978 阅读:190 留言:0更新日期:2016-07-31 17:40
本实用新型专利技术公开一种同时实现占空比矫正和延迟锁相的延迟锁相环电路,包括DLLDCC延迟链、DLLDCC控制器、DLL鉴相器、占空比检测电路和DLL反馈电路;输入时钟连接DLLDCC延迟链的输入端和DLL鉴相器的第一输入端;DLL反馈电路的输入端连接DLLDCC延迟链输出的输出时钟;DLL反馈电路的输出端连接DLL鉴相器的第二输入端;DLL鉴相器的输出端通过DLLDCC控制器连接DLLDCC延迟链;占空比检测电路的输入端连接最终输出时钟,占空比检测电路的输出端连接DLLDCC控制器。本实用新型专利技术在传统DLL电路结构的基础上进行了改进,使其同时实现DLL和DCC功能,大大的简化了DLL和DCC电路,并能保证最终输出时钟的占空比为50%。

【技术实现步骤摘要】

【技术保护点】
一种同时实现占空比矫正和延迟锁相的延迟锁相环电路,其特征在于,包括DLLDCC延迟链、DLLDCC控制器、DLL鉴相器、占空比检测电路和DLL反馈电路;输入时钟连接DLLDCC延迟链的输入端和DLL鉴相器的第一输入端;DLL反馈电路的输入端连接DLLDCC延迟链输出的输出时钟;DLL反馈电路的输出端连接DLL鉴相器的第二输入端;DLL鉴相器的输出端通过DLLDCC控制器连接DLLDCC延迟链;占空比检测电路的输入端连接一种同时实现占空比矫正和延迟锁相的延迟锁相环电路的最终输出时钟,占空比检测电路的输出端连接DLLDCC控制器。

【技术特征摘要】

【专利技术属性】
技术研发人员:郭晓锋
申请(专利权)人:西安紫光国芯半导体有限公司
类型:新型
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1