栅极驱动架构及其阵列基板制造技术

技术编号:13059448 阅读:66 留言:0更新日期:2016-03-23 23:52
本发明专利技术涉及一种栅极驱动架构及其阵列基板,在一帧显示画面中,通过第二驱动模块的第一电压信号以及第三驱动模块的第二电压信号分别拉高以及拉低节点的电平,以控制扫描输出端的扫描信号的高电位以及低电位,以依序写入数据至一帧显示画面中全部的第一次列像素、全部第二列次像素以及全部第三列次像素,避免次像素单元产生电阻/电容延迟,防止色彩偏离现象,提高液晶面板的显示品质。

【技术实现步骤摘要】
栅极驱动架构及其阵列基板
本专利技术涉及一种液晶显示器
,且特别是涉及一种栅极驱动架构及其阵列基板,用于液晶显示器。
技术介绍
由于液晶显示器(liquidcrystaldisplay,LCD)具有低辐射、体积小及低耗能等优点,因此逐渐取代传统的阴极射线管(cathoderaytube,CRT)显示器,广泛地应用在笔记型计算机、个人数字助理(personaldigitalassistant,PDA)、平面电视,或行动电话等信息产品上。现有技术中,三栅极(tri-gate)模式驱动架构下的显示阵列存在以下技术问题:薄膜上源极驱动芯片(chiponfilm,COF)数量减少,对应的源极(source)侧扇出区域(fanout)走线变长,扇出电阻/电容延迟(fanoutRCdelay)变得严重,显示面板两侧数据(data)信号因RCdelay最大而波形失真最严重,造成面板两侧充电不足,使得面板两侧出现色偏问题。例如以行(column)方式为例,当显示纯色L255黄色画面,需红色以及绿色(R及G)都开启到L255的亮度,如果先打开红色,后打开绿色,驱动红色的data讯号因波形失真,导致红色充电不足,无法达到255阶(L255)要求的亮度,得到的黄色画面两侧会偏绿。如果先打开绿色,后打开红色,绿色会波形失真而充电不足,从而导致显的黄色画面两侧偏红。源极驱动波形信号为传输到三栅极(tri-gate)面板两侧显示区域的数据信号,因信号延迟较大,先打开的讯号波形会失真,这里以行行(column)驱动方式为例,若显示黄色L255画面,则要红色和绿色同时开到L255,若是先写入红色,再写入绿色,红色会因写入不足,最后呈现出的黄色偏绿,反之若是先写入绿色,再写入红色,绿色会因写入不足,显示的黄色会偏红。因此需要发展一种新式的栅极驱动架构,以解决上述色偏的问题。
技术实现思路
有监于此,本专利技术的目的在于提供一种栅极驱动架构及其阵列基板,在一帧显示画面中,通过拉高以及拉低节点的电平,以控制扫描输出端的扫描信号的高电位以及低电位,以依序写入数据至一帧显示画面中全部的第一次列像素、全部第二列次像素以及全部第三列次像素,避免次像素单元产生电阻/电容延迟,防止色彩偏离现象,提高液晶面板的显示品质。为达到上述专利技术目的,本专利技术第一实施例中提供一种栅极驱动架构,设置于液晶面板的阵列基板上,所述阵列基板包括一帧显示画面,所述帧显示画面包括若干第一列次像素、若干第二列次像素以及若干第三列次像素,每一第一列次像素、每一第二列次像素以及每一第三列次像素分别相对应电性连接一条扫描线,每一扫描线相对应一栅极驱动架构,其特征在于,所述栅极驱动架构包括:一第一驱动模块,用以接收时钟信号,所述第一驱动模块包括一节点以及一扫描输出端,所述扫描输出端相对应连接一条扫描线;一第二驱动模块,电性连接所述第一驱动模块,用以接收前级控制信号以及第一电压信号,当所述前级控制信号致能所述第二驱动模块时,所述第二驱动模块输出所述第一电压信号至所述第一驱动模块,以拉高所述节点的电位至高电平,并且当所述节点处于高电平时,使所述扫描输出端依据所述时钟信号的周期相对应输出具有高电平的一第一扫描信号至一条扫描线,以驱动所述第一列次像素;以及一第三驱动模块,电性连接所述第一驱动模块以及所述第二驱动模块,用以接收后级控制信号以及第二电压信号,当所述后级控制信号致能所述第三驱动模块时,所述第三驱动模块输出所述第二电压信号至所述第二驱动模块,以拉低所述节点以及所述扫描输出端的电位至低电平,并且当所述节点处于低电平时,使所述扫描输出端依据所述时钟信号的周期相对应输出具有低电平的所述第一扫描信号至所述扫描线,直至以不同的栅极驱动架构完成所述若干第一列次像素的驱动。在一实施例中,所述帧显示画面的配置方式依序为不同类型的第一列次像素、第二列次像素以及第三列次像素,使所述若干第一列次像素、若干第二列次像素以及若干第三列次像素形成所述帧显示画面。在一实施例中,所述第一列次像素、第二列次像素以及第三列次像素三种类型是由红色列次像素、绿色列次像素以及蓝色列次像素所组成。在一实施例中,所述第一电压信号的大于所述第二电压信号,并且所述第一电压信号是正电压信号,所述第二电压信号是负电压信号。在一实施例中,所述帧显示画面的驱动顺序依序为所述若干第一列次像素、所述若干第二列次像素以及所述若干第三列次像素。在一实施例中,所述第一驱动模块包括:一第一晶体管,设有第一源极、第一栅极以及第一漏极,所述第一源极接收所述时钟信号,所述第一栅极连接所述节点,所述第一漏极连接所述扫描输出端,以依据所述时钟信号的周期相对应输出所述第一扫描信号;一第二晶体管,设有第二源极、第二栅极以及第二漏极,所述第二源极连接所述第一源极并且接收所述时钟信号,所述第二栅极连接所述第一栅极以及所述节点,所述第二漏极输出一目前控制信号,所述目前控制信号与所述第一扫描信号相同;以及一电容,所述电容的两端部分别连接所述节点以及所述扫描输出端。在一实施例中,所述第二驱动模块包括:一第三晶体管,设有第三源极、第三栅极以及第三漏极,所述第三源极接收所述第一电压信号,所述第三栅极接收所述前级控制信号,所述第三漏极连接所述节点;一第四晶体管,设有第四源极、第四栅极以及第四漏极,所述第四源极以及所述第二栅极接收所述第一电压信号,所述第四漏极连接所述第三驱动模块;以及一第五晶体管,设有第五源极、第五栅极以及第五漏极,所述第五源极连接所述第四源极,所述第五栅极连接所述节点,所述第五漏极连接所述第二驱动模块以及所述第三驱动模块。在一实施例中,所述第三驱动模块包括:一第六晶体管,设有第六源极、第六栅极以及第六漏极,所述第六源极连接所述第二驱动模块,所述第六栅极连接所述节点,所述第六漏极接收所述第二电压信号;一第七晶体管,设有第七源极、第七栅极以及第七漏极,所述第七源极连接所述第一驱动模块以及所述第二驱动模块,所述第七栅极连接所述第六源极,所述第七漏极连接所述第六漏极并且接收所述第二电压信号;一第八晶体管,设有第八源极、第八栅极以及第八漏极,所述第八源极连接所述节点,所述第八栅极接收所述后级控制信号,所述第八漏极连接所述第六漏极以及第七漏极并且接收所述第二电压信号;以及第九晶体管,设有第九源极、第九栅极以及第九漏极,所述第九源极连接所述扫描输出端,所述第九栅极连接所述第八栅极并且接收所述后级控制信号,所述第九漏极连接所述第六漏极、第七漏极以及第八漏极并且接收所述第二电压信号。在一实施例中,所述栅极驱动架构的所述第一扫描信号与另一栅极驱动架构的第二扫描信号在所述时钟信号的周期为重迭状态,以形成对后级的扫描线作预先充电。本专利技术第一实施例中提供一种阵列基板,包括栅极驱动架构,其特征在于,所述栅极驱动架构采用上述之栅极驱动架构。【附图说明】图1:为根据本专利技术实施例中具备三栅极的像素排列的显示区域之示意图。图2:为根据本专利技术实施例中栅极驱动架构的电路示意图。图3A、3B:为根据本专利技术实施例中栅极驱动架构用以驱动各条栅极线的次像素之栅极信号的传递顺序示意图。图4:为根据本专利技术实施例中栅极驱动架构以及数据信号的波形信号时序图。【具体实施方式】本专利技术说明书提供不同的实施例来说本文档来自技高网
...
栅极驱动架构及其阵列基板

【技术保护点】
一种栅极驱动架构,设置于液晶面板的阵列基板上,所述阵列基板包括一帧显示画面,所述帧显示画面包括若干第一列次像素、若干第二列次像素以及若干第三列次像素,每一第一列次像素、每一第二列次像素以及每一第三列次像素分别相对应电性连接一条扫描线,每一扫描线相对应一栅极驱动架构,其特征在于,所述栅极驱动架构包括:一第一驱动模块,用以接收时钟信号,所述第一驱动模块包括一节点以及一扫描输出端,所述扫描输出端相对应连接一条扫描线;一第二驱动模块,电性连接所述第一驱动模块,用以接收前级控制信号以及第一电压信号,当所述前级控制信号致能所述第二驱动模块时,所述第二驱动模块输出所述第一电压信号至所述第一驱动模块,以拉高所述节点的电位至高电平,并且当所述节点处于高电平时,使所述扫描输出端依据所述时钟信号的周期相对应输出具有高电平的一第一扫描信号至一条扫描线,以驱动所述第一列次像素;以及一第三驱动模块,电性连接所述第一驱动模块以及所述第二驱动模块,用以接收后级控制信号以及第二电压信号,当所述后级控制信号致能所述第三驱动模块时,所述第三驱动模块输出所述第二电压信号至所述第二驱动模块,以拉低所述节点以及所述扫描输出端的电位至低电平,并且当所述节点处于低电平时,使所述扫描输出端依据所述时钟信号的周期相对应输出具有低电平的所述第一扫描信号至所述扫描线,直至以不同的栅极驱动架构完成所述若干第一列次像素的驱动。...

【技术特征摘要】
1.一种栅极驱动架构,设置于液晶面板的阵列基板上,所述阵列基板包括一帧显示画面,所述帧显示画面包括若干第一列次像素、若干第二列次像素以及若干第三列次像素,每一第一列次像素、每一第二列次像素以及每一第三列次像素分别相对应电性连接一条扫描线,每一扫描线相对应一栅极驱动架构,其特征在于,所述栅极驱动架构包括:一第一驱动模块,用以接收时钟信号,所述第一驱动模块包括一节点以及一扫描输出端,所述扫描输出端相对应连接一条扫描线;一第二驱动模块,电性连接所述第一驱动模块,用以接收前级控制信号以及第一电压信号,当所述前级控制信号致能所述第二驱动模块时,所述第二驱动模块输出所述第一电压信号至所述第一驱动模块,以拉高所述节点的电位至高电平,并且当所述节点处于高电平时,使所述扫描输出端依据所述时钟信号的周期相对应输出具有高电平的一第一扫描信号至一条扫描线,以驱动所述第一列次像素;以及一第三驱动模块,电性连接所述第一驱动模块以及所述第二驱动模块,用以接收后级控制信号以及第二电压信号,当所述后级控制信号致能所述第三驱动模块时,所述第三驱动模块输出所述第二电压信号至所述第二驱动模块,以拉低所述节点以及所述扫描输出端的电位至低电平,并且当所述节点处于低电平时,使所述扫描输出端依据所述时钟信号的周期相对应输出具有低电平的所述第一扫描信号至所述扫描线,直至以不同的栅极驱动架构完成所述若干第一列次像素的驱动。2.根据权利要求1所述的栅极驱动架构,其特征在于,所述帧显示画面的配置方式依序为不同类型的第一列次像素、第二列次像素以及第三列次像素,使所述若干第一列次像素、若干第二列次像素以及若干第三列次像素形成所述帧显示画面。3.根据权利要求2所述的栅极驱动架构,其特征在于,所述第一列次像素、第二列次像素以及第三列次像素三种类型是由红色列次像素、绿色列次像素以及蓝色列次像素所组成。4.根据权利要求1所述的栅极驱动架构,其特征在于,所述第一电压信号的大于所述第二电压信号,并且所述第一电压信号是正电压信号,所述第二电压信号是负电压信号。5.根据权利要求1所述的栅极驱动架构,其特征在于,所述帧显示画面的驱动顺序依序为所述若干第一列次像素、所述若干第二列次像素以及所述若干第三列次像素。6.根据权利要求1所述的栅极驱动架构,其特征在于,所述第一驱动模块包括:一第一晶体管,设有第一源极、第一栅极以及第一漏极,所述第一源极接收所...

【专利技术属性】
技术研发人员:王笑笑杜鹏
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1