一种栅极扫描电路、扫描驱动器和一种有机发光显示器制造技术

技术编号:11663810 阅读:92 留言:0更新日期:2015-07-01 01:58
本发明专利技术所述的栅极扫描电路、扫描驱动器和一种有机发光显示器,晶体管T4的第二端与时序信号连接,能够提高晶体管T4的驱动电流,加快改变被驱动像素电路中的驱动晶体管M02的栅极电压,提高扫描电路整体的翻转速度和工作频率。并且,当时序信号CLK1为低电平、时序信号CLK2为高电平时,由于电容C1、电容C21和电容C22的存储作用,晶体管T1、T2和T3的栅极依然能够保持高电平,使得晶体管T1、T2和T3保持截止状态,减少了从输出端OUT通过晶体管T1、晶体管T2和晶体管T3输入到时序信号的电流。本发明专利技术可以减小时序信号和高电平信号消耗的电流,增加时序信号的驱动能力,提高显示器显示的一致性以及显示器的良品率。

【技术实现步骤摘要】
一种栅极扫描电路、扫描驱动器和一种有机发光显示器
本专利技术涉及显示技术,具体涉及一种应用于有源矩阵有机发光显示器的栅极扫描电路以及一种应用该栅极扫描电路的扫描驱动器和一种应用该扫描驱动器的有机发光显示器。
技术介绍
AMOLED(ActiveMatrixOrganicLightEmittingDiode)是有源矩阵有机发光显示器。相比传统的液晶面板,AMOLED具有反应速度较快、对比度更高、视角较广等特点,因此被广泛应用。如图1所示是一种AMOLED显示器的结构图,由扫描驱动器111,数据驱动器110、时序控制线114和多个像素112组成,第一电源ELVDD连接至每个像素驱动管的源极,第二电源ELVSS连接至每个像素中OLED发光管的阴极。现有技术中常用的像素112的电路如图2所示,晶体管M01的栅极扫描信号Si由扫描驱动器111提供,晶体管M01的源极(漏极)电压由数据驱动器110及驱动IC(IntegratedCircuit)提供,电容C0一端连接ELVDD,另一端连接驱动晶体管M02的栅极,晶体管M01的漏极(源极)连接至驱动晶体管M02的栅极,驱动晶体管M02的源极连接ELVDD,驱动晶体管M02产生电流流向OLED(OrganicLight-EmittingDiode),使得OLED发光。其中晶体管M01的扫描信号是由扫描驱动电路提供,其连接方式如图3所示。高电平信号VGH和低电平信号VGL均连接栅极扫描电路113,第一时序信号1和第二时序信号2则是按照奇偶分开的方式依次连接,更具体地第一时序信号1连接第一级栅极扫描电路的时序信号CLK1、第二级栅极扫描电路的时序信号CLK2、第三级栅极扫描电路的时序信号CLK1、第四级栅极扫描电路的时序信号CLK2……,第二时序信号2连接第一级栅极扫描电路的时序信号CLK2、第二级栅极扫描电路的时序信号CLK1、第三级栅极扫描电路的时序信号CLK2、第四级栅极扫描电路的时序信号CLK1……。现有技术中提供的栅极扫描电路如图4所示,由晶体管M1、晶体管M2、晶体管M3、晶体管M4和晶体管M5组成。从图中可以看出,晶体管M5的源极连接到高电平信号VGH,晶体管M5的驱动电流会比较小,在改变像素电路中驱动晶体管M02的栅极电压时效率低,影响扫描电路整体的翻转速度和工作频率。另外,当时序信号CLK1为低电平、时序信号CLK2为高电平,SIN端为高电平时:晶体管M1栅极为低电平,晶体管M1导通;晶体管M2的栅极是高电平,晶体管M2截止。当时序信号CLK1为高电平、时序信号CLK2为低电平时,晶体管M1栅极和源极均为高电平,晶体管M1截止,晶体管M1的漏极即晶体管M2的栅极保持之前的高电平。当时序信号CLK2从高电平跳转为低电平时,由于晶体管M2内寄生电容的耦合作用,晶体管M2栅极的高电平会稍微降低,晶体管M2微导通,此时便会导致电压输出端OUT到时序信号CLK2具有(VGH-VGL)电压差,产生了从电压输出端OUT到时序信号CLK2的电流。若整个显示器共有N行扫描电路,便会产生几毫安甚至更大的电流,远远超过了高电平信号VGH和时序信号CLK2的电流能力,亦超出驱动IC提供的电流能力,这会导致显示器产生显示不均的不良后果,甚至有可能产生最后几行无法正常显示的现象,影响了显示器的良率和显示品质。
技术实现思路
为此,本专利技术所要解决的技术问题在于现有技术中的栅极扫描电路输出端与时序信号之间的电流较大影响显示器显示效果,从而提供一种栅极扫描电路、扫描驱动器和一种有机发光显示器。为解决上述技术问题,本专利技术的技术方案如下:本专利技术提供一种栅极扫描电路,与时序信号CLK1、时序信号CLK2、启始信号SIN、高电平信号VGH和低电平信号VGL连接;其包括晶体管T0、晶体管T1、晶体管T2、晶体管T3和晶体管T4,每一个晶体管均包括栅极、第一端和第二端;其中:所述晶体管T0,其栅极与所述时序信号CLK2、所述晶体管T3的栅极连接;其第一端与所述启始信号SIN连接;其第二端与所述晶体管T1的栅极连接;所述晶体管T1,其第一端与所述时序信号CLK1连接,其第二端作为输出端OUT;所述晶体管T2,其栅极与所述晶体管T3的第二端、所述晶体管T4的第一端连接;其第一端与所述高电平信号VGH连接;其第二端与所述输出端OUT连接;所述晶体管T3,其第一端与所述低电平信号VGL连接;所述晶体管T4,其栅极与所述输出端OUT连接;其第二端与所述时序信号CLK2连接。上述的栅极扫描电路,还包括电容C1,该电容具有第一端和第二端,其第一端与所述晶体管T0的栅极、所述晶体管T3的栅极连接;其第二端与所述晶体管T2的栅极、所述晶体管T4的第一端连接。上述的栅极扫描电路,还包括电容C21,该电容具有第一端和第二端,其第一端与所述低电平信号VGL连接;其第二端与所述晶体管T1的栅极连接。上述的栅极扫描电路,还包括电容C22,该电容具有第一端和第二端,其第一端与所述输出端OUT连接;其第二端与所述晶体管T1的栅极连接。上述的栅极扫描电路,所述高电平信号VGH的电压为0V,所述低电平信号VGL的电压为-8V。上述的栅极扫描电路,晶体管T0-T4均为P沟道低温多晶硅TFT器件。上述的栅极扫描电路,所述晶体管T1与所述晶体管T2的沟道具有相同的宽长比。本专利技术还提供一种扫描驱动器,与第一时序信号、第二时序信号和启始信号输入端连接,包括上述的栅极扫描电路组成的N级栅极扫描电路,N为大于2的整数;其中:所述第一时序信号,与奇数级的栅极扫描电路的时序信号CLK1和偶数级的栅极扫描电路的时序信号CLK2连接;所述第二时序信号,与偶数级的栅极扫描电路的时序信号CLK1和奇数级的栅极扫描电路的时序信号CLK2连接;所述启始信号输入端与第一级栅极扫描电路的启始信号SIN连接;每一级的栅极扫描电路的输出端OUT与像素电路的信号扫描线Si连接,同时与下一级栅极扫描电路的启始信号SIN连接。本专利技术还提供一种有机发光显示器,采用上述的扫描驱动器驱动像素电路。本专利技术的上述技术方案相比现有技术具有以下优点:(1)本专利技术所述的栅极扫描电路、扫描驱动器和一种有机发光显示器,其中的晶体管T4的第二端与时序信号CLK2连接,能够提高晶体管T4的驱动电流,能够加快改变像素电路中驱动晶体管M02的栅极电压,提高扫描电路整体的翻转速度和工作频率。(2)本专利技术所述的栅极扫描电路、扫描驱动器和一种有机发光显示器,当时序信号CLK1为高电平、时序信号CLK2为低电平时,晶体管T0导通,晶体管T1的栅极为SIN的高电平信号;晶体管T3导通,晶体管T2的栅极为低电平,晶体管T2导通,输出端OUT保持高电平信号VGH。当时序信号CLK1为低电平、时序信号CLK2为高电平时,晶体管T0和晶体管T1截止,由于电容C1、电容C21和电容C22的存储作用,晶体管T1、晶体管T2和晶体管T3的栅极依然能够保持高电平,使得晶体管T1、晶体管T2和晶体管T3保持截止状态,减少了从输出端OUT通过晶体管T1、晶体管T2和晶体管T3输入到时序信号的电流,由于晶体管T2仍然处于导通状态,输出端OUT的输出信号依然保持为高电平信号VGH。因此,可以有效减小时序信号和高电平信号消耗的电流,增本文档来自技高网
...
一种栅极扫描电路、扫描驱动器和一种有机发光显示器

【技术保护点】
一种栅极扫描电路,与时序信号CLK1、时序信号CLK2、启始信号SIN、高电平信号VGH和低电平信号VGL连接;其特征在于:其包括晶体管T0、晶体管T1、晶体管T2、晶体管T3和晶体管T4,每一个晶体管均包括栅极、第一端和第二端;其中:所述晶体管T0,其栅极与所述时序信号CLK2、所述晶体管T3的栅极连接;其第一端与所述启始信号SIN连接;其第二端与所述晶体管T1的栅极连接;所述晶体管T1,其第一端与所述时序信号CLK1连接,其第二端作为输出端OUT;所述晶体管T2,其栅极与所述晶体管T3的第二端、所述晶体管T4的第一端连接;其第一端与所述高电平信号VGH连接;其第二端与所述输出端OUT连接;所述晶体管T3,其第一端与所述低电平信号VGL连接;所述晶体管T4,其栅极与所述输出端OUT连接;其第二端与所述时序信号CLK2连接。

【技术特征摘要】
1.一种栅极扫描电路,与时序信号CLK1、时序信号CLK2、启始信号SIN、高电平信号VGH和低电平信号VGL连接;其特征在于:其包括晶体管T0、晶体管T1、晶体管T2、晶体管T3和晶体管T4,每一个晶体管均包括栅极、第一端和第二端;其中:所述晶体管T0,其栅极与所述时序信号CLK2、所述晶体管T3的栅极连接;其第一端与所述启始信号SIN连接;其第二端与所述晶体管T1的栅极连接;所述晶体管T1,其第一端与所述时序信号CLK1连接,其第二端作为输出端OUT;所述晶体管T2,其栅极与所述晶体管T3的第二端、所述晶体管T4的第一端连接;其第一端与所述高电平信号VGH连接;其第二端与所述输出端OUT连接;所述晶体管T3,其第一端与所述低电平信号VGL连接;所述晶体管T4,其栅极与所述输出端OUT连接;其第二端与所述时序信号CLK2连接。2.根据权利要求1所述的栅极扫描电路,其特征在于:还包括电容C1,该电容具有第一端和第二端,其第一端与所述晶体管T0的栅极、所述晶体管T3的栅极连接;其第二端与所述晶体管T2的栅极、所述晶体管T4的第一端连接。3.根据权利要求2所述的栅极扫描电路,其特征在于:还包括电容C21,该电容具有第一端和第二端,其第一端与所述低电平信号VGL连接;其第二端与所述晶体管T1的栅极连接。4....

【专利技术属性】
技术研发人员:朱晖胡思明
申请(专利权)人:昆山工研院新型平板显示技术中心有限公司昆山国显光电有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1