一种应用于沟槽型MOS器件的沟槽栅的制备方法技术

技术编号:11019169 阅读:62 留言:0更新日期:2015-02-11 09:37
本发明专利技术公开了一种应用于沟槽型MOS器件的沟槽栅的制备方法,包括以下步骤:(1)在需要制作沟槽栅的硅片上经由光刻和刻蚀的方法形成沟槽;(2)光刻胶的涂布和烘烤;(3)用曝光、显影的方法去除沟槽顶角处的光刻胶;(4)用刻蚀的方法去除沟槽顶角处的硅,然后去除光刻胶图形,形成圆滑后的沟槽顶角;(5)栅氧化层的生长;(6)多晶硅的填充;(7)经由光刻和刻蚀的方法形成最终所需的由多晶硅和栅氧化层组成的具有圆滑顶角的沟槽栅结构。本发明专利技术方法形成的具有圆滑顶角的沟槽栅结构,可以解决传统沟槽栅结构中因尖锐沟槽顶角而导致的击穿电压降低的问题,提高了整个器件最终的击穿电压。

【技术实现步骤摘要】
【专利摘要】本专利技术公开了一种应用于沟槽型MOS器件的沟槽栅的制备方法,包括以下步骤:(1)在需要制作沟槽栅的硅片上经由光刻和刻蚀的方法形成沟槽;(2)光刻胶的涂布和烘烤;(3)用曝光、显影的方法去除沟槽顶角处的光刻胶;(4)用刻蚀的方法去除沟槽顶角处的硅,然后去除光刻胶图形,形成圆滑后的沟槽顶角;(5)栅氧化层的生长;(6)多晶硅的填充;(7)经由光刻和刻蚀的方法形成最终所需的由多晶硅和栅氧化层组成的具有圆滑顶角的沟槽栅结构。本专利技术方法形成的具有圆滑顶角的沟槽栅结构,可以解决传统沟槽栅结构中因尖锐沟槽顶角而导致的击穿电压降低的问题,提高了整个器件最终的击穿电压。【专利说明】一种应用于沟槽型MOS器件的沟槽栅的制备方法
本专利技术涉及半导体集成电路制造工艺,尤其涉及一种应用于沟槽型MOS器件的沟槽栅的制备方法。
技术介绍
传统的平面型MOS(金属氧化物半导体)器件中,其MOS晶体管的源极、栅极和漏极都位于硅片的水平面上,不仅占用的面积大,而且导通电阻和功耗也较大,无法满足功率器件小型化和低功耗化的要求。而沟槽型MOS器件巧妙地将晶体管的栅极形成于垂直于硅片表面的沟槽内,从而使导通通道转移到硅片的纵向方向,这样做有三个优点:(1)缩小器件面积,进一步提高器件集成密度,(2)有效降低了导通电阻和功耗,(3)基本消除了空穴在P讲的横向流动,有效地抑制了 pnpn闩锁效应(pnpn闩锁效应是指当器件的工作电流比闩锁临界电流大时,器件的寄生pnpn管会导通,而此时实际控制器件的MOS管可能还没导通,因此就无法由外电路通过MOS管来控制器件的关断)。因此沟槽型MOS器件被普遍应用于功率器件。 在沟槽型MOS器件制造工艺中,晶体管的栅极在沟槽内部形成,用来控制MOS器件的开与关,因此沟槽栅的制作是非常关键和重要的工艺,图1是传统沟槽栅的结构,其制备工艺主要包括以下步骤:(I)在需要制作沟槽栅的硅基片100上经由光刻和刻蚀的方法形成沟槽200 ; (2)使用湿法清洗或牺牲氧化的方法去除沟槽表面的缺陷和杂质;(3)栅氧化层400的生长;(4)多晶硅500的填充;(5)经由光刻和刻蚀的方法形成最终所需的由多晶硅500和栅氧化层400组成的沟槽栅结构。在上述方法中,因为步骤(I)所形成的沟槽顶角600很尖锐(90°直角),电荷容易在此累积并形成较密集的电场(尖端放电),在施加同样的外部电压的情况下,容易在沟槽顶角600处发生电击穿(Break down)而形成漏电,而在沟槽的侧壁和底部因为没有电场的累积而不容易发生击穿,因此沟槽顶角600处的击穿电压(BV:Breakdown Voltage)通常都会小于沟槽的侧壁和底部的击穿电压,这个较小的击穿电压也决定了整个器件的击穿电压。因此在传统工艺中,往往因为在尖锐的沟槽顶角600处容易发生电击穿而降低了整个器件的击穿电压。
技术实现思路
本专利技术解决的技术问题是提供一种应用于沟槽型MOS器件的沟槽栅的制备方法,通过增加一步刻蚀的方法使沟槽顶角圆滑,以解决传统沟槽栅结构中因尖锐沟槽顶角而导致的击穿电压降低的问题,提高整个器件最终的击穿电压。 为解决上述技术问题,本专利技术提供一种应用于沟槽型MOS器件的沟槽栅的制备方法,包括以下步骤: ( I)在需要制作沟槽栅的硅片上经由光刻和刻蚀的方法形成沟槽; (2)光刻胶的涂布和烘烤; (3)用曝光、显影的方法去除沟槽顶角处的光刻胶; (4)用刻蚀的方法去除沟槽顶角处的硅,然后去除光刻胶图形,形成圆滑后的沟槽顶角; (5)栅氧化层的生长; (6)多晶硅的填充; (7)经由光刻和刻蚀的方法形成最终所需的由多晶硅和栅氧化层组成的具有圆滑顶角的沟槽栅结构。 在步骤(I)中,所述沟槽是以光刻胶图形为掩膜刻蚀硅片形成,或以介质膜图形为掩膜刻蚀硅片形成。 在步骤(2)中,所述光刻胶涂布之后要能完全覆盖步骤(I)中所述沟槽的底部和侧面、以及所述硅片的表面;所述光刻胶的涂布采用旋涂或喷涂的方式;所述光刻胶涂布之后沟槽表面光刻胶的厚度c比沟槽顶角处光刻胶的厚度d要大(见图3(B))。 在步骤(3)中,所述的曝光是指用带沟槽图形掩膜版的普通曝光,或所述的曝光是指不用掩膜版的浅层曝光;当使用带沟槽图形掩膜版进行普通曝光时,所形成的光刻胶沟槽图形的关键尺寸b比步骤(I)所形成的沟槽的关键尺寸a大5%_20% ;当使用不带掩膜版的浅层曝光时,经显影后,沟槽顶角的光刻胶会被完全去除,但沟槽表面光刻胶因为厚度较大,只能部分去除,在沟槽表面剩余的光刻胶厚度为c-d (见图3(B)和图3(C)),所述浅层曝光的曝光能量为正常曝光能量的20%-60%。 在步骤(4)中,所述的刻蚀包括以卤素气体为主要刻蚀气体的干法刻蚀以及以氢氟酸和硝酸混合液为主要刻蚀溶液的湿法刻蚀;优选地,在所述的干法刻蚀过程中硅片表面与入射的等离子体束保持45±10°的角度,同时硅片维持旋转状态;可以通过倾斜硅片工件台和/或倾斜入射的等离子体束来实现所述的角度;所述湿法刻蚀的温度为25-100°C,时间为 10-100 秒。 在步骤(5)中,在所述栅氧化层生长之前,使用湿法清洗和/或牺牲氧化的方法去除沟槽表面的缺陷和杂质,所述的湿法清洗包括:用氢氟酸去除沟槽表面的自然氧化层,用氢氧化铵和过氧化氢去离子水的混合液去除沟槽表面的颗粒和有机物杂质,以及用盐酸和过氧化氢去离子水的混合液去除沟槽表面的金属杂质;所述的牺牲氧化是指先通过热氧化的方法使沟槽表面的硅和氧气或水蒸汽反应生成二氧化硅,然后再通过湿法刻蚀的方法去除所述的二氧化硅,以达到去除沟槽表面的缺陷和杂质的目的;所述栅氧化层使用热氧化法生长,其生长温度为750-1100°C,所述栅氧化层的厚度为50-5000纳米。 在步骤(6)中,所述的多晶硅被用作为沟槽栅的导电电极,使用化学气相淀积方法在沟槽内填充多晶硅。 在步骤(7)中,在所述光刻之前,采用干法回刻或化学机械研磨的方法对步骤(6)所形成的多晶硅进行平坦化处理。 和现有技术相比,本专利技术具有以下有益效果:在传统工艺中沟槽形成后分别增加一步光刻和刻蚀过程,通过光刻的方法露出沟槽顶角处的硅,再通过刻蚀的方法部分去除沟槽顶角处的硅,从而达到圆滑沟槽顶角的效果,优选地,当使用旋转倾斜刻蚀时,这种圆滑效果将更明显。因此采用本专利技术方法可以形成具有圆滑沟槽顶角的沟槽栅结构,解决了传统沟槽栅结构中因尖锐沟槽顶角而导致的击穿电压降低的问题,提高了整个器件最终的击穿电压。 【专利附图】【附图说明】 图1是用传统工艺获得的具有尖锐沟槽顶角的沟槽栅结构示意图; 图2是本专利技术的具有圆滑沟槽顶角的沟槽栅结构的制造方法流程图; 图3是本专利技术的具有圆滑沟槽顶角的沟槽栅结构的制造方法示意图;其中,图3(A)是本专利技术方法的步骤(I)完成后的示意图;图3?)是本专利技术方法的步骤(2)完成后的示意图;图3(0是本专利技术方法的步骤(3)完成后的示意图;图3(0-1)是本专利技术方法的步骤 (4)采用干法刻蚀过程中使硅片表面与入射的等离子体束保持一定角度进行干法刻蚀的示意图;图3(D)是本专利技术方法的步骤(4)完成后的示意图;图3(E)是本专利技术方法的步骤(5)完成后的示意图;图3(的本文档来自技高网
...

【技术保护点】
一种应用于沟槽型MOS器件的沟槽栅的制备方法,其特征在于,包括以下步骤:(1)在需要制作沟槽栅的硅片上经由光刻和刻蚀的方法形成沟槽;(2)光刻胶的涂布和烘烤;(3)用曝光、显影的方法去除沟槽顶角处的光刻胶;(4)用刻蚀的方法去除沟槽顶角处的硅,然后去除光刻胶图形,形成圆滑后的沟槽顶角;(5)栅氧化层的生长;(6)多晶硅的填充;(7)经由光刻和刻蚀的方法形成最终所需的由多晶硅和栅氧化层组成的具有圆滑顶角的沟槽栅结构。

【技术特征摘要】

【专利技术属性】
技术研发人员:郭晓波
申请(专利权)人:上海华虹宏力半导体制造有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1