电磁干扰阻挡装置及包含其的电路组合件制造方法及图纸

技术编号:10685273 阅读:144 留言:0更新日期:2014-11-26 15:47
本申请涉及一种电磁干扰阻挡装置及包含其的电路组合件。本发明专利技术提供一种用于阻挡形成于电路板的表面上的传输线之间的电磁干扰的电磁干扰阻挡装置。所述电磁干扰阻挡装置包含主体,所述主体经配置以插入到形成于所述电路板的所述表面中在所述传输线之间的狭槽中,所述主体包含可插入于所述狭槽内的具有梳形状的底部部分。

【技术实现步骤摘要】
【专利摘要】本申请涉及一种电磁干扰阻挡装置及包含其的电路组合件。本专利技术提供一种用于阻挡形成于电路板的表面上的传输线之间的电磁干扰的电磁干扰阻挡装置。所述电磁干扰阻挡装置包含主体,所述主体经配置以插入到形成于所述电路板的所述表面中在所述传输线之间的狭槽中,所述主体包含可插入于所述狭槽内的具有梳形状的底部部分。【专利说明】 电磁干扰阻挡装置及包含其的电路组合件
本专利技术涉及一种电磁干扰阻挡装置及包含其的组合件。更特定来说,本专利技术涉及一种用于阻挡形成于电路板上的传输线当中的电磁干扰的电磁干扰阻挡装置及一种具有安装于电路板上的所述装置的组合件。
技术介绍
当电流流动穿过信号线时,可产生电磁场。所述电磁场又可在相邻信号线中产生感应电流/电压,此使所述相邻信号线的性能降级。由于所述相邻信号线中的感应电流/电压的强度与在所述信号线中施加的电流/电压的频率成比例,因此在DC电路中的信号线当中几乎不发生由于感应电流/电压所致的性能降级。然而,在使用高频信号(例如射频(RF)信号)的电路中,感应电流/电压对相邻信号线的性能的影响可变得显著。 称为电磁耦合的上述现象包含电感耦合及电容耦合。可根据方程式(I)及(2)确定感应电压(Vmise)及感应电流(IntjiJ,其中Lm及Cm分别表示互电感及互电容:T/ _r dl 「0004! V noise — JLm-dt(I)dV 1 z Cm ~TTdt (2) 如从方程式(I)及(2)可见,电流/电压越频繁地发生改变(即,电流/电压的频率越高),感应电压/电流变得越强。然而,无法通过简单地改变电压/电流的频率来控制感应电压/电流的强度。在通信装置电路中尤其如此,因为频率范围是基于待使用的带宽及/或整个电路的使用而确定的。举例来说,大多数蜂窝式电话在介于从300MHz到3GHz的范围内的超高频(UHF)带中操作,这是无法改变的。因此,可仅通过减小互电感Lm及互电容Cm来减小感应电压/电流。 举例来说,可通过增加信号线与相邻信号线之间的距离来减小互电感及/或互电容。然而,此导致增加电路的大小且因此通常并非所要的方法。 为了在不增加电路的大小的情况下减小电磁耦合,已提出在印刷电路板(PCB)上的相邻信号线之间安装电磁屏蔽物以用于隔离所述信号线。然而,此电磁屏蔽物具有关于电路的大量生产的缺点,因为必需例如软焊或焊接的额外工艺来将电磁屏蔽物安装于PCB上。此外,从PCB拆卸所安装的电磁屏蔽物(举例来说)以便重新布置电磁屏蔽物及/或电路的定位将为困难的。
技术实现思路
根据一实施例,提供一种用于阻挡形成于电路板的表面上的传输线之间的电磁干扰的电磁干扰阻挡装置。所述电磁干扰阻挡装置包含主体,所述主体经配置以插入到穿过所述电路板的所述表面在所述传输线之间形成的狭槽中。所述主体包含可插入于所述狭槽内的具有梳形状的底部部分。 根据另一实施例,提供一种包含电路板及电磁干扰阻挡装置的电路组合件。所述电路板具有顶部表面,其中多个传输线形成于所述顶部表面上,且狭槽形成于所述顶部表面中在所述多个传输线中的两个邻近传输线之间。所述电磁干扰阻挡装置经配置以插入到所述狭槽中以用于阻挡所述两个邻近传输线之间的电磁干扰。 根据另一实施例,提供一种用于阻挡形成于电路板的表面上的传输线之间的电磁干扰的电磁干扰阻挡装置。所述电磁干扰阻挡装置包含:第一主体,其经配置以插入到形成于所述电路板的所述表面中在第一传输线与邻近于所述第一传输线的第二传输线之间的第一狭槽中,所述第一主体包含可插入于所述第一狭槽内的具有梳形状的底部部分;第二主体,其经配置以插入到形成于所述电路板的所述表面中在所述第二传输线与邻近于所述第二传输线的第三传输线之间的第二狭槽中,所述第二主体包含可插入于所述第二狭槽内的具有梳形状的底部部分;及上部导引件,其耦合到所述第一及第二主体以用于维持所述第一及第二主体的位置。 【专利附图】【附图说明】 当结合附图阅读以下详细描述时最佳地理解实例性实施例。各种特征未必按比例绘制。事实上,为清晰地论述,可任意地增加或减小尺寸。在适用且实用时,相似参考编号指代相似元件。 图1是现有技术及具有传输线的常规电路板的横截面图。 图2是现有技术及相对于图1的传输线之间的距离绘制耦合系数值的曲线图。 图3是根据第一代表性实施例的印刷电路板及电磁干扰阻挡装置的横截面图。 图4是根据第一代表性实施例的电磁干扰阻挡装置的横截面图。 图5是根据第二代表性实施例的电磁干扰阻挡装置的横截面图。 图6是根据第三代表性实施例的印刷电路板及电磁干扰阻挡装置的透视图。 图7是根据代表性实施例相对于信号频率展示耦合系数值的曲线图。 【具体实施方式】 在以下详细描述中,出于解释而非限制的目的,陈述了揭示特定细节的代表性实施例以便提供对本专利技术教示的透彻理解。然而,受益于本专利技术的所属领域的一般技术人员将明了,根据本专利技术教示的不背离本文中所揭示的特定细节的其它实施例保持在所附权利要求书的范围内。此外,可省略众所周知的设备及方法的描述以便不使代表性实施例的描述模糊。明显地,此些方法及设备在本专利技术教示的范围内。 应理解,本文中所描绘的图式及各种元件未必按比例绘制。此外,例如“在…上方”、“在…下方”、“顶部”、“底部”、“上部”及“下部”的相对性术语用于描述各种元件相对于彼此的关系,如附图中所图解说明。应理解,这些相对性术语除图式中所描绘的定向之外还既定包含装置及/或元件的不同定向。举例来说,如果相对于图式中的视图将装置倒置,那么(例如)描述为“在另一元件上方”的元件现在将在所述元件下方。如本文中所使用的术语“电磁干扰”意指在一传输线中由另一传输线中的电压或电流感应的电压或电流或由此感应电压或电流导致的噪声。 图1是包含具有传输线的电路板的常规电路组合件的横截面图。电路板100在其表面上具有由导电材料制成且通过蚀刻或印刷工艺形成的传输线112及114。电路板100可为印刷电路板(PCB),且传输线112及114可为(例如)形成于PCB的顶部表面上的微带线。信号垫116及118分别提供于传输线112及114上以用作传输线112及114的输入/输出端子。可将传输线112及114称为相邻或邻近传输线。 举例来说,当将电流施加到传输线112时,通过电磁耦合在传输线114中感应出电压或电流,从而导致传输线112与114之间的干扰。同样地,当将电流施加到传输线114时,通过电磁耦合在传输线112中感应出电压或电流,从而导致传输线112与114之间的干扰。 图2是相对于图1的传输线112与114之间的距离绘制耦合系数值的值的曲线图。图2的绘图指示将具有IGHz的频率的信号施加到传输线112及114中的一者的结果。针对所施加的信号界定频率重要性能参数,例如用于PCB的电介质材料的有效介电常数及损耗正切d。耦合系数表示两个传输线之间的干扰程度。耦合系数的较小值(较大绝对值)意味着经历干扰的传输线的性能的较大降级。如图1及2中所展示,传输线112与114之间的距离S越大,耦合系数的值就变得越大(指示较小干扰)。然而,如上文所提及,传输线112与114之间的增加的距离S导致电路的不合意的增加的本文档来自技高网
...

【技术保护点】
一种用于阻挡形成于电路板的表面上的传输线之间的电磁干扰的电磁干扰阻挡装置,所述电磁干扰阻挡装置包括:第一主体,其经配置以插入到形成于所述电路板的所述表面中在所述传输线之间的狭槽中,所述第一主体包括可插入于所述狭槽内的具有梳形状的底部部分。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:金政威廉姆·拉姆克里斯·钟
申请(专利权)人:安华高科技通用IP新加坡公司
类型:发明
国别省市:新加坡;SG

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1