株式会社索思未来专利技术

株式会社索思未来共有230项专利

  • 就包括多列IO单元的半导体集成电路装置而言,提供一种能够在不使面积增大的情况下避免闩锁错误的构成。半导体集成电路装置包括布置得离芯片边缘最近的IO单元列(10A)和在比IO单元列(10A)靠核心区域一侧相邻布置的IO单元列(10B)。I...
  • 本发明提供一种抑制了逻辑电路的特性变动的半导体装置。半导体装置具有:半导体基板;第一标准单元,具备第一有源区域(ASC21)以及第二有源区域(ASC22);以及电源开关电路,该电源开关电路具备第一开关晶体管和第一缓冲器,其中,上述第一开...
  • 一种温度测定装置,具有:第一半导体元件以及第二半导体元件,它们具有PN结;晶体管组,具有源极与电源连接且各自的栅极彼此连接而构成电流源的多个晶体管,对上述第一半导体元件以及第二半导体元件输出第一电流和与上述第一电流不同的大小的第二电流;...
  • 声音处理装置(100)具备:距离信息获得部(101),获得与第一距离以及第二距离有关的信息,所述第一距离是立体声麦克风(10)之间的距离,所述第二距离是立体声扬声器(20)之间的距离;以及信号处理部(102),针对由立体声麦克风接收的立...
  • 输出电路(100)包括晶体管(P1)和晶体管(P2),晶体管(P1)的源极与VDDH连接,晶体管(P1)的栅极被提供信号(SI1),晶体管(P2)的源极与晶体管(P1)漏极连接,晶体管(P2)的漏极与输出端子(1)连接,晶体管(P2)的...
  • 在信息处理装置中,具有:计算部,基于由传感器发送出的被频率扫描后的电波亦即发送波与由上述传感器接收到的上述发送波的反射波的差分亦即差拍信号来计算距离谱,并对距上述传感器的各距离计算表示上述距离谱的强度的时间变化的时间序列波形;以及检测部...
  • 在采用了电源门控的半导体集成电路中,控制输入信号(SLP)经由传输路径(11)传输到电源开关(10),并经由传输路径(21)传输到电源开关(20)。恢复判断电路(40)接收传输路径(11)的信号(SLP_H)和传输路径(21)的信号(S...
  • 一种配置有IO单元的半导体集成电路装置,能够利用多层布线来抑制电源电压下降。形成于多个布线层的电源布线(41a、41b、41c)沿与IO单元(10)的排列方向相同的X方向延伸。在电源IO单元(21)的区域,在未形成有电源布线(41b)的...
  • 单元(1)是逻辑单元,且包括三维晶体管器件(P11、P12、N11、N12)。单元(2)是延迟单元,且包括三维晶体管器件(P21‑P24、N21‑N24)。单元(2)中局部布线(31)从立体扩散层部(21a、21b)朝远离电源线(VDD...
  • 一种信号处理装置,根据声音的频率信号,决定第一基准频率以及带宽,输出第一系数列,该第一系数列取值为,针对所述频率信号中出现的多个谐波的信号列中的、与第一基准频率最近的信号列,取1以下的最大值,并且针对远离第一基准频率的信号列,越远离第一...
  • 本发明涉及信号输出电路、发送电路以及集成电路。课题在于提供能够调整多个信号电平的信号输出电路。信号输出电路具有:驱动器电路(300a),其具有可变电流源,并输出多值信号;复制电路(702),其具有与上述驱动器电路等效的电路构成;以及控制...
  • 接口装置(2)将数据信号(DATA)同步于时钟信号(CLK)传送,上述接口装置(2)具备:对已输入的载波进行解调处理以及错误校正处理,输出上述的处理后的信号的接收部(4);取得接收部的输出中所包含的TS包的TS包取得部(5);取得接收部...
  • 本发明的课题为提供一种能够降低占空比失真的发送电路。发送电路具有:数据生成电路(306),基于时钟信号生成数据;时钟生成电路(301),向上述数据生成电路供给上述时钟信号;以及占空比控制电路(302)~(304),检测从上述数据生成电路...
  • 本发明提供峰值谷值检测电路、A/D转换器以及集成电路,其目的在于抑制死区时间的产生。峰值谷值检测电路具有:3个以上的多个电容器;比较器,对上述多个电容器中任意一个电容器的电压和输入电压进行比较;运算放大器,使上述多个电容器中任意一个电容...
  • 提供了一种用于比较器中用以在由时钟信号定义的一系列捕获操作中捕获第一比较器输入信号的幅值与第二比较器输入信号的幅值之间的差的比较器电路。该电路包括:偏置电流源,被配置成提供独立于时钟信号流动的偏置电流;尾节点,被连接成接收偏置电流;第一...
  • 本申请涉及半导体集成电路系统。一种具有在基板上形成的层结构的半导体集成电路系统,该层结构包括多个金属层和夹在相邻的金属层之间的通孔层,通过层远离基板限定向上的方向,其中:电容器由在以向上的方向排序的至少第一金属层、第二金属层和第三金属层...
  • 一种被配置成用于占空比控制的时钟分配电路,该电路包括:多个缓冲器,其沿具有输入节点和输出节点的时钟路径串联连接,每个缓冲器具有输入端子和输出端子,输入端子经由相应的AC耦合电容器连接至时钟路径,并且时钟路径被配置成在输入节点处接收输入时...
  • 本发明涉及时钟分配。时钟分配电路包括:多个第一缓冲器和多个第二缓冲器,第一缓冲器和第二缓冲器是反相缓冲器;以及控制电路,被配置成生成第一、第二、第三和第四控制信号,其中:第一缓冲器均包括上拉电路和下拉电路;第二缓冲器均包括上拉电路和下拉...
  • 本发明涉及用于电压‑电流转换的电路,并且特别地涉及差分电压‑电流转换电路。这种电路能够操作用于接收差分电压输入信号并且输出对应的差分电流信号。
  • 中继装置(10)是对从具有长方形画面(6a)的便携式终端(6)输出的影像音响信号进行中继的桌上型中继装置,具备:第一接口(14),接受基于无线的命令;第二接口(15),与便携式终端(6)直接连接;第三接口(17),用于输出影像音响信号;...