NXP股份有限公司专利技术

NXP股份有限公司共有2775项专利

  • 一种电路可操作在正常操作模式和测试模式。该电路包括耦接至可测试电路(10)的特权信息提供电路(12)。测试访问电路(19)提供对可测试电路(10)的访问。测试控制电路(18)控制测试访问电路(19)切换至测试模式。复用电路(16)在正常...
  • 本发明涉及一种包含基板的显示器件,该基板具有像素阵列。每个像素包含基板中的孔阑阵列,孔阑阵列中每个孔阑的最大开孔尺寸小于要经过孔阑透射的光的波长。改变孔阑的有效介电常数和/或基板的介电常数,由此在透射可见光谱频率中的至少一个频率和实质上...
  • 一种感测电路(100),用于感测存储器单元(101)的内容,其中所述感测电路包括:感测节点(103),可连接至存储器单元(101),使得在感测节点(103)处可以获得表示存储器单元(101)的内容的信号。感测电路(100)还包括逻辑门(...
  • 提出了一种用于声学换能器的薄膜,其包括具有第一刚度的第一部分,包含具有第二刚度的第一子部以及具有第三刚度的第二子部组合的第二部分,其中第二刚度与第三刚度是不同的。
  • 公开了一种控制DC-DC转换器的方法,该方法提供了对例如由于比较器操作中的延迟而引起的循环延迟的补偿。参考迟滞转换器示例了该方法,但是该方法不限于迟滞转换器。
  • 一种制造MEMS器件的方法,包括:形成MEMS器件元件(14)。在所述器件元件上设置牺牲层(20)并且在所述牺牲层上设置封装覆盖层(22)。使用所述覆盖层中的至少一个开口(22)去除所述牺牲层,以及通过退火工艺密封所述至少一个开口(24)。
  • 集成电路包括承载至少一个晶体管的衬底,所述晶体管包括通过栅极区栅格(14)分隔的源极区和漏极区(D,S)的交替栅格(1),例如源极区和漏极区的棋盘状图案。源极区(S)垂直连接至第一金属层,漏极区(D)垂直连接至第二金属层。第一金属层和第...
  • 提供了一种电子装置,其包括存储器驱动单元(FD),用于从存储器读取包含加密版本号(X1,X2)的分区头以及将更新的加密版本号(X’1,X’2)写入存储器。该电子装置还包括更新代理单元(UA),用于控制电子装置的软件或固件更新;一次性可编...
  • 本申请公开了一种天线装置,包括接地面(14)以及安装成与接地面隔开并平行的平面天线元件(30)。在接地面(14)中设置开口端狭缝(16),该狭缝与接地面的边缘部分共同延伸,并且具有在接地面的边缘部分中开口的第一端(18)和第二封闭端(2...
  • 一种用于射频功率放大器的横向扩散金属氧化物半导体晶体管,包括漏极指状物(25,27),所述漏极指状物与一个或多个金属互连层的叠层(123、61、59、125)相连,其中所述叠层的金属互连层(123)与所述衬底上的漏极区(25)相连,其中...
  • 本发明提供了一种用于补偿通信系统发射级(50)输出的方法和设备。通信设备具有提供可变控制电压的发射级(50),所述可变控制电压改变了发射级的功率。发射级(50)输出处的阻抗随功率的变化而变化。控制生成电路将参考电压与可变控制电压进行比较...
  • 一种集成器件包括集成在衬底(2)中的塞贝克器件(4)。发热器件(6)加热塞贝克器件(4),从而塞贝克器件(4)生成电功率。塞贝克器件对另一器件供电,该另一器件可以是同样集成在衬底中的微电池(8)或用于冷却另一发热器件的珀耳帖效应器件。
  • 本发明涉及一种时间测量设备,包括在单个基板或多个基板上的定时参考电路;在基板上或基板中的放射性辐射源;在基板上或基板中的放射性衰变事件计数器。基板上的控制电路被配置为使用定时参考来控制计数器的积分时间,从计数器接收计数信号,并使用计数信...
  • 公开了一种开关模式功率转换器及一种所述开关模式功率转换器的操作方法。所述功率转换器适于按照边界导通模式操作,并且在不需要任意负载需求时操作可中断。
  • 一种信号处理装置包括设置为时钟控制延迟线(CDL)的锁存器(XDL,L1,L2)串,该延迟线具有彼此耦合的数据输入和数据输出,以形成反相环。对于锁存器串中一锁存器(L2),使能电路(ACDL)根据所关注的锁存器在一个时钟周期之前从锁存器...
  • 提供了一种对音频信号进行数字处理的方法,通过多种算法对输入音频信号顺序地执行多个操作以提供输出音频信号。该方法包括自动执行以下步骤:按照第一操作序列以及独立地按照至少一个不同的操作序列对输入音频信号(20)顺序地执行多个操作(a、b、c...
  • 一种用于读取从应答器(120)发射的信息的读取器设备(110),所述读取器设备(110)包括:距离估计单元(112),适于基于从应答器(120)发送的反向散射信号的两个边带的与传播有关的特性差异,来估计读取器设备(110)与应答器(12...
  • 在具有主处理器核(10)和多个从处理器核(12)的多处理系统中执行任务。主处理器核(10)执行程序,定义任务的矩阵以及适用于多个任务且相对于位置定义的任务依赖性模式,其中任务处于矩阵中相应位置处。每一依赖性模式针对矩阵中的多个位置定义相...
  • 本发明涉及一种计算机上元语言程序代码(10)执行的中断的计算机实现方法,所述计算机具有利用执行元语言程序代码(10)的虚拟机(5)来执行本机代码(3)执行的微控制器(1),其中,地址控制器(15)控制元语言程序代码(10)执行的中断。
  • 封装半导体产品(2)包括第一半导体器件(4A)和封装结构,所述封装结构具有保护外壳(6)以及第一和第二外部电极(8,10)。所述第一半导体器件(4A)具有第一衬底(11A)并且配置有第一钝化层(12A)和第一电子结构。所述第一衬底具有第...