【技术实现步骤摘要】
本专利技术涉及显示
,尤指一种移位寄存器、栅极驱动电路及显示面板。
技术介绍
随着显示技术的飞速发展,显示器越来越向着高集成度和低成本的方向发展。其中,GOA(GateDriveronArray,阵列基板行驱动)技术将TFT(ThinFilmTransistor,薄膜晶体管)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(IC,IntegratedCircuit)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制作工艺两方面降低产品成本,而且可以使显示面板做到两边对称和窄边框的美观设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。一般的栅极驱动电路均是由多个级联的移位寄存器组成,通过各级移位寄存器实现依次向显示面板上的各行栅线输入扫描信号。但是目前的移位寄存器中开关晶体管的个数较多,结构比较复杂,因此仍会占用较大的边框面积。
技术实现思路
本专利技术实施例提供了一种移位寄存器、栅极驱动电路及显示面板,用以实现一种结构简单的移位寄存器。本专利技术实施例提供的一种移位寄存器,包括:第一节点控制模块,第二节点控制模块,第一输出模块和第二输出模块;其中,所述第一节点控制模块分别与输入信号端、第一时钟信号端、第一参考信号端、第一节点和第二节点相连;所述第一节点控制 ...
【技术保护点】
一种移位寄存器,其特征在于,包括:第一节点控制模块,第二节点控制模块,第一输出模块和第二输出模块;其中,所述第一节点控制模块分别与输入信号端、第一时钟信号端、第一参考信号端、第一节点和第二节点相连;所述第一节点控制模块用于在所述第一时钟信号端的控制下将所述输入信号端的信号提供给所述第一节点,在所述第二节点的控制下将所述第一参考信号端的信号提供给所述第一节点;所述第二节点控制模块分别与第二参考信号端、第三时钟信号端、所述第一节点和所述第二节点相连;所述第二节点控制模块用于在所述第三时钟信号端的控制下将所述第二参考信号端的信号提供给所述第二节点,在所述第一节点的控制下将所述第三时钟信号端的信号提供给所述第二节点;所述第一输出模块分别与所述第一节点、第二时钟信号端和所述移位寄存器的输出端相连;所述第一输出模块用于在所述第一节点的控制下将所述第二时钟信号端的信号提供给所述输出端,在所述第一节点处于浮接状态时稳定所述第一节点与所述输出端之间的电压差;所述第二输出模块分别与所述第二节点、所述第一参考信号端和所述输出端相连;所述第二输出模块用于在所述第二节点的控制下将所述第一参考信号端的信号提供给所 ...
【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:第一节点控制模块,第二节点
控制模块,第一输出模块和第二输出模块;其中,
所述第一节点控制模块分别与输入信号端、第一时钟信号端、第一参考信
号端、第一节点和第二节点相连;所述第一节点控制模块用于在所述第一时钟
信号端的控制下将所述输入信号端的信号提供给所述第一节点,在所述第二节
点的控制下将所述第一参考信号端的信号提供给所述第一节点;
所述第二节点控制模块分别与第二参考信号端、第三时钟信号端、所述第
一节点和所述第二节点相连;所述第二节点控制模块用于在所述第三时钟信号
端的控制下将所述第二参考信号端的信号提供给所述第二节点,在所述第一节
点的控制下将所述第三时钟信号端的信号提供给所述第二节点;
所述第一输出模块分别与所述第一节点、第二时钟信号端和所述移位寄存
器的输出端相连;所述第一输出模块用于在所述第一节点的控制下将所述第二
时钟信号端的信号提供给所述输出端,在所述第一节点处于浮接状态时稳定所
述第一节点与所述输出端之间的电压差;
所述第二输出模块分别与所述第二节点、所述第一参考信号端和所述输出
端相连;所述第二输出模块用于在所述第二节点的控制下将所述第一参考信号
端的信号提供给所述输出端。
2.如权利要求1所述的移位寄存器,其特征在于,所述第一节点控制模
块包括:第一开关晶体管和第二开关晶体管;其中,
所述第一开关晶体管,其栅极与所述第一时钟信号端相连,源极与所述输
入信号端相连,漏极与所述第一节点相连;
所述第二开关晶体管,其栅极与所述第二节点相连,源极与所述第一参考
信号端相连,漏极与所述第一节点相连。
3.如权利要求1所述的移位寄存器,其特征在于,所述第二节点控制模
块包括:第三开关晶体管和第四开关晶体管;其中
所述第三开关晶体管,...
【专利技术属性】
技术研发人员:马占洁,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。