成都锐成芯微科技股份有限公司专利技术

成都锐成芯微科技股份有限公司共有163项专利

  • 本技术公开了一种集成电路开路检测电路,连接于待检测芯片,所述集成电路开路检测电路包括电源模块、电阻模块和用于判断所述待检测芯片的待测引脚是否接通的判断模块;电源模块连接于待检测芯片的接地引脚,并与待检测芯片的ESD模块接通;判断模块的输...
  • 本发明涉及反熔丝型一次性编程存储单元及其存储器。所述存储单元包括一个选择晶体管与一个栅电容,两者串联,位于一个衬底中,所述衬底中包含有源区和隔离区;其中栅电容包含一个栅极、位于栅极与衬底之间的栅氧层、和栅氧层下方的离子掺杂区,所述离子掺...
  • 本发明涉及一种反熔丝型一次性编程存储单元、存储单元组、及其存储器。所述存储单元包括:第一选择晶体管、一个检测晶体管、第二选择晶体管、和一个栅电容,位于一个衬底中;其中第一选择晶体管与检测晶体管串联,第二选择晶体管与栅电容串联;而且检测晶...
  • 本发明公开了一种版图布局优化的
  • 本发明公开了一种施密特触发器的测试方法:
  • 本发明公开了一种用于锁相环电路中的参考时钟检测电路,包括计数器子电路、第一逻辑控制子电路、第二逻辑控制子电路以及采样子电路;第一逻辑控制子电路接收参考时钟和锁相环使能信号,输出计数复位信号至计数器子电路;计数器子电路接收反馈时钟信号并对...
  • 本发明涉及多次可编程非易失性存储单元及其存储单元组和存储器,所述存储单元包含:一个深N阱,第一P阱、第二P阱、和一个N阱,三者相互平行位于所述深N阱中,所述两个P阱被所述N阱分隔开;一个NMOS浮栅晶体管位于第一P阱中,该浮栅晶体管包含...
  • 本发明涉及多次可编程非易失性存储单元及其存储单元组和存储器,所述存储单元包含:一个深N阱,第一P阱、第二P阱、和第三P阱/或第一N阱,这些阱相互平行地位于所述深N阱中,控制电容和隧穿电容分别位于第一和第二P阱中,各自包含一个或两个位于所...
  • 本发明涉及反熔丝型一次性编程的非易失性存储单元,包括:一个衬底,衬底上设有相邻的第一导电型阱和一个第二导电型阱,两个导电型阱中分别有第一有源区和第二有源区,由一个隔离区隔开,第一、第二有源区和隔离区均沿第一方向相互平行排列;第一MOS晶...
  • 本发明公开了一种低功耗蓝牙属性访问方法,涉及低功耗蓝牙技术领域。该方法包括以下步骤:S1、服务器接收属性协议信息;S2、解析以得到属性协议信息中的属性句柄和属性值;S3、在缓存表中查找对应的属性:若在所述缓存表中查找到对应属性,则进行步...
  • 本发明公开了一种蓝牙通信方法及蓝牙系统,涉及无线通信技术领域。该方法应用于中心设备时包括:设置中心设备识别编号,并作为其MAC地址进行保存;其中,所述中心设备识别编号包括:用于判断是否为同一组设备的识别部分和用于区分不同设备的ID部分;...
  • 本发明公开了一种防倒灌GPI电路,包括ESD保护模块、上下拉电阻模块、触发器模块和缓冲输出模块;ESD保护模块连接于PAD端、作为电路的ESD泄放路径;上下拉电阻模块连接于PAD端,用于在PAD端浮空时将PAD端上拉至IO电源电压或下拉...
  • 本发明公开了一种用于时钟产生电路中防止输出毛刺的电路,涉及集成电路技术领域。该电路包括连接于时钟产生电路的防毛刺子电路和延时子电路,时钟使能信号通过延时子电路连接于所述时钟产生电路,所述时钟产生电路输出采样时钟至所述防毛刺子电路;所述防...
  • 本发明公开了一种提高传感器数据校准速度的方法,涉及传感器数据处理技术领域。该方法包括以下步骤:系统采集传感器原始采样数据并保存;将传感器原始采样数据进行归一化处理,将归一化处理后的传感器原始采样数据转换为预设的定点数格式;读取预存的校准...
  • 本发明公开了一种ESD保护电路,涉及集成电路技术领域。该电路包括模拟电路模块、数字电路模块和隔离单元,所述模拟电路模块与所述数字电路模块通过隔离单元进行隔离;所述模拟电路模块包括多个模拟信号输出单元、多个模拟电源单元和多个模拟地单元,并...
  • 本发明涉及一种具有深N阱的电可擦除可编程的非易失性存储单元及其存储器装置,深N阱可将存储单元与衬底隔离开。该非易失性存储器装置适用于3.3v或更高电压的芯片电路。它包含至少一个非易失性存储单元,被构建在一个P型衬底上,其中每个非易失性存...
  • 本发明公开了一种电荷泵电路及存储器,涉及集成电路技术领域。该电路包括时钟输入单元、第一开关单元、第二开关单元、充放电单元和输出单元;时钟输入单元将时钟信号分别输入至充放电单元,用以为充放电单元充电;充放电单元连接于第一开关单元和第二开关...
  • 本发明公开了一种超宽频段晶体驱动电路,涉及集成电路技术领域,尤其涉及一种晶体驱动电路。该超宽频段晶体驱动电路包括反馈电阻模块、起振电路模块和第一选择器;反馈电阻模块连接于起振电路模块,起振电路模块连接于第一选择器、外部晶体和外部负载端;...
  • 本发明公开了一种输入可浮空的电源选择电路,涉及集成电路中电源管理系统技术领域。该电源选择电路连接于主电源和备用电源,包括电源开关子电路、电平位移子电路、锁存器和主电源检测子电路;主电源检测子电路用于检测主电源是否满足电路需求,并输出检测...
  • 本发明公开了一种晶体驱动电路,包括启动子电路,启动子电路接收第一使能信号以启动晶体驱动电路,为晶体驱动电路中的晶体振荡器提供能量;当晶体振荡器稳定振荡后,周期性地关断‑启动启动子电路,以使启动子电路关断时、使用晶体振荡器两端存储的能量保...
1 2 3 4 5 6 7 8 尾页