【技术实现步骤摘要】
【国外来华专利技术】用于存储器故障容限的方法和设备主张优先权本专利为2011年10月7日申请的第13 / 269,416号美国专利申请案的部分接续申请案。本专利申请案还参考以下专利申请案、主张以下专利申请案的优先权和主张来自以下专利申请案的权益:2011年5月17日申请的第61 / 487,250号美国临时专利申请案;和2011年10月31日申请的第13 / 285,864号美国专利申请案。上文引用的申请案中的每一者特此以全文引用的方式并入本文中。
本专利技术的某些实施例涉及存储器电路。更具体来说,本专利技术的某些实施例涉及一种用于存储器故障容限的方法和设备。
技术介绍
有故障存储器单元在包括显著量的存储器的任何实际集成电路中是不可避免的。有故障单元为强加于现代集成电路的日益增加的设计约束的结果。处理有故障存储器单元的常规方法对于许多应用来说为过度昂贵的和/或不实际的。经由这些系统与如在本申请案的剩余部分中参看图式所陈述的本专利技术的一些方面的比较,常规和传统方法的其它限制和缺陷对于所属领域的技术人员来说将变得显而易见。
技术实现思路
实质上如由诸图中的至少一者所说明和/或结 ...
【技术保护点】
一种系统,其包括:一个或一个以上电路,其包括多路复用器、包括多条数据线的数据总线和存储器单元阵列,所述存储器单元阵列对应于特定存储器地址且耦合到多条位线,其中:所述多条数据线和所述多条位线用以写入到所述存储器单元阵列和/或从所述存储器单元阵列进行读取;以及所述多路复用器在所述多条数据线与所述多条位线之间的不同映射中进行选择。
【技术特征摘要】
【国外来华专利技术】2011.05.17 US 61/487,250;2011.10.07 US 13/269,4161.一种系统,其包括: 一个或一个以上电路,其包括多路复用器、包括多条数据线的数据总线和存储器单元阵列,所述存储器单元阵列对应于特定存储器地址且耦合到多条位线,其中: 所述多条数据线和所述多条位线用以写入到所述存储器单元阵列和/或从所述存储器单元阵列进行读取;以及 所述多路复用器在所述多条数据线与所述多条位线之间的不同映射中进行选择。2.根据权利要求1所述的系统,其中: 所述存储器单元阵列由N个存储器单元组成; 所述多条位线由N条位线组成; 所述多条数据线由N条数据线组成;以及 N为大于I的整数。3.根据权利要求1所述的系统,其中所述多路复用器的配置是至少部分地基于所述多个存储器单元中的何者有故障(如果存在)而控制。4.根据权利要求1所述的系统,其中,对于其中数据块将被写入到所述存储器单元阵列的写入操作来说,所述 多路复用器的配置是至少部分地基于所述数据块对所述存储器单元阵列的中的有故障存储器单元的敏感程度而控制。5.根据权利要求1所述的系统,其中所述存储器单元阵列是多个存储器单元阵列中的一者。6.根据权利要求5所述的系统,其中: 所述多条数据线与所述多条位线之间的第一映射被用于所述多个阵列中的第一一个或一个以上阵列;以及 所述多条数据线与所述多条位线的第二映射被用于所述多个阵列中的第二部分。7.根据权利要求6所述的系统,其中: 所述第一映射分别将数据线I到N映射到位线I到N ;以及 所述第二映射分别将数据线N到I映射到位线I到N。8.根据权利要求5所述的系统,其中: 所述多个阵列被用于存储多个类型的数据块; 所述多个阵列中的第一一个或一个以上阵列具有少于阈值数目的有故障单元; 所述多个阵列中的第二一个或一个以上阵列具有多于所述阈值数目的有故障单元; 所述多个单元中的所述第一一个或一个以上单元被用于存储第一类型的数据块;以及 所述多个单元中的所述第二一个或一个以上单元被用于存储第二类型的数据块。9.根据权利要求8所述的系统,其中所述一个或一个以上电路驻留于接收器中且执行所接收数据的时间和/或频率解交错。10.一种系统,其包括: 一个或一个以上电路,其包括对应于特定存储器地址的存储器单元阵列,所述一个或一个以上电路可操作以: 发现所述存储器单元阵列中的有故障存储器单元的位置;以及至少部分地基于所述有故障存储器单元的所述发现位置来排列数据块的位被存储到所述存储器单元阵列的次序。11.根据权利要求10所述的系统,其中: 所述存储器单元阵列由N个存储器单元组成; 所述数据块由N个数据位元组成;以及 N为大于I的整数。12.根据权利要求10所述的系统,其中所述一个或一个以上电路可操作以: 针对待存储到所述存储器单元阵列的所述数据块来发现所述数据块对在所述数据块的位位置处的错误的敏感程度,所述位位置对应于所述阵列中的所述有故障存储器单元的所述...
【专利技术属性】
技术研发人员:柯蒂斯·凌,瓦季姆·斯莫利亚科夫,蒂莫西·加拉格尔,格伦·古拉克,
申请(专利权)人:麦利尔公司,
类型:
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。