移位寄存器电路及其操作方法技术

技术编号:9490828 阅读:219 留言:0更新日期:2013-12-26 00:35
本发明专利技术提供一种移位寄存器电路及其操作方法,本发明专利技术的移位寄存器电路中的第N级移位寄存器单元包含输入电路、稳压单元及输出电路。该输入电路设置以根据第(N-K)级移位寄存器单元的第一扫描信号或第(N+K)级移位寄存器单元的第二扫描信号而控制第N级移位寄存器单元的控制端点的电压。该稳压单元包含第一耦合元件设置以接收第一频率信号、第一开关设置以接收该控制端点的电压,及开关控制单元设置以根据该第一频率信号而控制该第一开关。该输出电路设置以接收该第一频率信号及该控制端点的电压,及输出第三扫描信号。

【技术实现步骤摘要】
【专利摘要】本专利技术提供一种,本专利技术的移位寄存器电路中的第N级移位寄存器单元包含输入电路、稳压单元及输出电路。该输入电路设置以根据第(N-K)级移位寄存器单元的第一扫描信号或第(N+K)级移位寄存器单元的第二扫描信号而控制第N级移位寄存器单元的控制端点的电压。该稳压单元包含第一耦合元件设置以接收第一频率信号、第一开关设置以接收该控制端点的电压,及开关控制单元设置以根据该第一频率信号而控制该第一开关。该输出电路设置以接收该第一频率信号及该控制端点的电压,及输出第三扫描信号。【专利说明】
本专利技术涉及一种移位寄存器电路,尤其是涉及一种移位寄存器电路的稳压单元及操作方法。
技术介绍
移位寄存器(shift register)电路目前已被广泛使用于电子产品中,然而,现有的移位寄存器在使用时,内部晶体管容易发生漏电的情形,导致移位寄存器电路的效能下降及增加不必要的功率损耗。此外,漏电效应会使移位寄存器出现多脉冲(mult1-pulse),使得移位寄存器的时序发生错误,若是在应用于液晶显示器时,将导致显示画面具有水平亮纹(horizontal line)的情形,造成显示质量大幅下降。因此,如何改善移位寄存器电路的漏电情形是极为重要的课题。
技术实现思路
本专利技术的一实施例涉及一种移位寄存器电路,移位寄存器电路具有多个移位寄存器单元,多个移位寄存器单元中的第N级移位寄存器单元包含输入电路、稳压单元及输出电路。输入电路设置以根据第(N-K)级移位寄存器单元的第一扫描信号或第(N+K)级移位寄存器单元的第二扫描信号而控制第N级移位寄存器单元的控制端点的电压,N及K为正整数且NS K。稳压单元包含第一耦合元件、第一开关及开关控制单元。第一耦合元件具有设置以接收第一频率信号的第一端,及第二端。第一开关具有电性耦接于第一耦合元件的第二端的第一端、电性耦接于输入电路以接收控制端点的电压的控制端,及第二端。开关控制单元电性耦接第一开关的第二端及地端,设置以根据第一频率信号而控制第一开关的第二端的电压,以使第一开关的控制端与第一开关的第二端周期性的逆偏。输出电路具有设置以接收第一频率信号的第一端、电性耦接于输入电路以接收控制端点的电压的控制端,及设置以输出第N级移位寄存器单元的第三扫描信号的第二端。本专利技术的另一实施例涉及一种操作上述第N级移位寄存器电路的方法,包含根据第(N-K)级移位寄存器单元的第一扫描信号或第(N+K)级移位寄存器单元的第二扫描信号而控制控制端点的电压、通过输出电路接收第一频率信号及控制端点的电压,并根据第一频率信号及控制端点的电压输出第三扫描信号。及通过开关控制单元以根据第一频率信号控制第一开关的第二端的电压以使第一开关的控制端与第一开关的第二端周期性的逆偏。通过本专利技术实施例移位寄存器单元的设置,由于稳压单元可使第一开关的控制端与第一开关的第二端周期性的逆偏,故可降低第一开关漏电的情形,且若将移位寄存器单元应用于显示器时,可改善显示器的显示质量。【专利附图】【附图说明】图1为本专利技术实施例移位寄存器电路的不意图;图2为图1移位寄存器电路的第N级移位寄存器单元的示意图;图3为操作图2第N级移位寄存器单元的方法;图4为操作图2第N级移位寄存器单元的时序图;图5为本专利技术另一实施例的第N级移位寄存器单元的示意图。附图标记10:移位寄存器电路20:输入电路30:稳压单元32:第一耦合元件40:输出电路50:失能电路70:开关控制单元72:第二耦合元件100、500:第N级移位寄存器单元 202、204、206、208:步骤G (N-K):第一扫描信号G(N+K):第二扫描信号BOOST:控制端点Q的电压B1:第一逻辑信号XB1:第二逻辑信号Tl:第一开关T2:第二开关T3:第三开关T4:第四开关T5:第五开关T6:第六开关T7:第七开关T8:第八开关CK:第一频率信号Q:控制端点G(N):第三扫描信号XCK:第二频率信号VSS:地端N1、N2:节点【具体实施方式】以下依本专利技术实施例配合所附附图作详细说明,但所提供的实施例并非用以限制本专利技术所涵盖的范围。请参考图1及图2,图1为本专利技术实施例移位寄存器电路10的不意图,图2为图1移位寄存器电路10的第N级移位寄存器单兀100的7]^意图,移位寄存器电路10具有多个移位寄存器单元100,且第N级的移位寄存器单元100为本专利技术移位寄存器电路10的第N级移位寄存器单元100,N为正整数。如图2所示,移位寄存器单元100包含输入电路20、稳压单元30、输出电路40,除此之外,移位寄存器单元100还包含失能电路(disable circuit)50。输入电路20设置以根据移位寄存器电路10的第(N-K)级移位寄存器单元(也即第N级移位寄存器单元100的前K级移位寄存器单元)的第一扫描信号G(N-K)或移位寄存器电路10的第(N+K)级移位寄存器单元(也即第N级移位寄存器单元100的后K级移位寄存器单元)的第二扫描信号G (N+K)而产生第N级移位寄存器单元100的控制端点Q的电压BOOST,K为正整数且N≤K。`稳压单元30包含第一耦合元件32、第一开关Tl及开关控制单元70。第一耦合元件32具有设置以接收第一频率信号CK的第一端,及第二端NI。第一开关Tl具有电性耦接于第一稱合兀件32的第二端NI的第一端、电性稱接于输入电路20以接收控制端点Q的电压BOOST的控制端,及第二端N2。开关控制单元70设置以根据第一频率信号CK而控制第一开关Tl的第二端N2的电压,以使第一开关Tl的控制端与第二端N2周期性的逆偏。输出电路40具有设置以接收第一频率信号CK的第一端、电性耦接于输入电路20以接收控制端点Q的电压BOOST的控制端,及设置以输出移位寄存器单元100的第三扫描信号G(N)的第二端。失能电路50电性稱接于第一稱合兀件32的第二端NI及输入电路20,并设置以接收第二频率信号XCK,以根据第一耦合元件32的第二端NI的电位及第二频率XCK而控制控制端点Q的电压BOOST及第三扫描信号G(N)的准位。根据本专利技术的其中一实施例,开关控制单元70包含第二开关T2及第二耦合元件72。第二开关T2具有第一端电性耦接于第一开关Tl的第二端N2,控制端电性耦接于输入电路20以接收控制端点Q的电压BOOST,及第二端电性耦接于地端VSS。第二耦合元件72具有第一端电性耦接于第一开关Tl的第二端N2,及第二端设置以接收第一频率信号CK。根据本专利技术的其中一实施例,输入电路20设置以接收第一逻辑信号B1、第二逻辑信号XB1、第一扫描信号G(N-K)及第二扫描信号G (N+K),并根据第一扫描信号G(N-K)及第二扫描信号G(N+K)而决定响应第一逻辑信号Bi或第二逻辑信号XBi控制控制端点Q的电压Boost。第一逻辑信号Bi及第二逻辑信号XBi在大部分时间可为互为反相的两逻辑信号。根据本专利技术的其中一实施例,输入电路20包含第三开关T3及第四开关T4。第三开关T3具有设置以接收第一逻辑信号Bi的第一端、设置以接收第一扫描信号G(N-K)的控制端,及电性耦接于第一开关Tl的控制端及第二开关T2的控制端的第二端。第四开关T4具有电性耦接于第三开关T3的第二端的第一端、设置以接收第二扫描信号G(N本文档来自技高网...

【技术保护点】
一种移位寄存器电路,其特征在于,具有多个移位寄存器单元,该些移位寄存器单元中的第N级移位寄存器单元包含:一输入电路,设置以根据该移位寄存器电路的一第(N?K)级移位寄存器单元的一第一扫描信号或该移位寄存器电路的一第(N+K)级移位寄存器单元的一第二扫描信号而控制该第N级移位寄存器单元的一控制端点的电压,其中N及K为正整数且N≥K;一稳压单元,包含:一第一耦合元件,具有一第一端及一第二端,该第一端设置以接收一第一频率信号;一第一开关,具有一第一端电性耦接于该第一耦合元件的该第二端,一控制端电性耦接于该输入电路以接收该控制端点的电压,及一第二端;及一开关控制单元,电性耦接该第一开关的该第二端及一地端,设置以根据该第一频率信号而控制该第一开关的该第二端的电压,并使该第一开关的该控制端与该第一开关的该第二端周期性的逆偏;以及一输出电路,具有一第一端设置以接收该第一频率信号,一控制端电性耦接于该输入电路以接收该控制端点的电压,及一第二端设置以输出该第N级移位寄存器单元的一第三扫描信号。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:简灵樱刘匡祥陈振铭
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1