一种MCR控制器用双CPU稳定复位装置制造方法及图纸

技术编号:8342056 阅读:250 留言:0更新日期:2013-02-16 20:20
本实用新型专利技术公开了一种MCR控制器用双CPU稳定复位装置,包括双CPU控制单元,与所述双CPU控制单元连接的CPLD,以及分别与所述双CPU控制单元和CPLD连接的看门狗定时器。本实用新型专利技术所述MCR控制器用双CPU稳定复位装置,可以克服现有技术中可靠性低、安全性差和损失大等缺陷,以实现可靠性高、安全性好和损失小的优点。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及磁控电抗器(magnetic control reactor,简称MCR)控制
,具体地,涉及一种MCR控制器用双CPU稳定复位装置
技术介绍
在现有技术中,MCR的双CPU(DSP和ARM处理器)控制系统的软件问题,没有得到很好的解决。例如,当CPU的程序陷入死循环后,一般情况是采用整个系统断电复位功能,这样对MCR的控制器硬件电路造成了一定的损害。若程序陷入死循环后没有快速的解决,在这 种高压系统中可能造成无法预计的损失。在实现本技术的过程中,专利技术人发现现有技术中至少存在可靠性低、安全性差和损失大等缺陷。
技术实现思路
本技术的目的在于,针对上述问题,提出一种MCR控制器用双CPU稳定复位装置,以实现可靠性高、安全性好和损失小的优点。为实现上述目的,本技术采用的技术方案是一种MCR控制器用双CPU稳定复位装置,包括双CPU控制单元,与所述双CPU控制单元连接的复杂可编程逻辑器件(ComplexProgrammable Logic Device, CPLD),以及分别与所述双CPU控制单元和CPLD连接的看门狗定时器。进一步地,所述双CPU控制单元,包括彼此相连本文档来自技高网...

【技术保护点】
一种MCR控制器用双CPU稳定复位装置,其特征在于,包括双CPU控制单元,与所述双CPU控制单元连接的CPLD,以及分别与所述双CPU控制单元和CPLD连接的看门狗定时器。

【技术特征摘要】
1.一种MCR控制器用双CPU稳定复位装置,其特征在于,包括双CPU控制单元,与所述双CPU控制单元连接的CPLD,以及分别与所述双CPU控制单元和CPLD连接的看门狗定时器。2.根据权利要求I所述的MCR控制器用双CPU稳定复位装置,其特征在...

【专利技术属性】
技术研发人员:陈亚亮王笋魏学良
申请(专利权)人:北京东展科博电子有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1