基于求和阵列的CMMB中LDPC编码器和编码方法技术

技术编号:8163526 阅读:169 留言:0更新日期:2013-01-07 20:47
本发明专利技术涉及一种解决CMMB系统中两种不同码率QC-LDPC码并行编码的方案,其特征在于,所述系统的QC-LDPC码的并行编码器主要由寄存器、求和阵列、选择器和b位二输入异或门四部分组成。本发明专利技术提供的QC-LDPC并行编码器兼容多码率,能在保持编码速度不变的条件下有效减少资源需求,具有控制简单、资源消耗少、功耗小、成本低等优点。

【技术实现步骤摘要】

本专利技术涉及移动多媒体广播领域,特别涉及一种CMMB系统中QC-LDPC码编码器的并行实现方法。
技术介绍
由于在传输信道中存在的各种失真和噪声会对发送信号产生干扰,接收端不可避免地会出现数字信号产生误码的情况。为了降低误码率,需要采用信道编码技术。低密度奇偶校验(Low-Density Parity-Check, LDPC)码以其逼近Shannon限的优异性能成为信道编码领域的研究热点。准循环LDPC码(Quasic-LDPC,QC-LDPC)码是一种特殊的LDPC码,其编码可采用移位寄存器加累加器(Shift-Register-Adder-Accumulator,SRAA)加以实现。SRAA法是利用生成矩阵Gqc进行编码。QC-LDPC码的生成矩阵Gqc是由aXt个bXb阶循环矩阵Gi,」(I彡i彡a, I彡j彡t)构成的阵列,t=a+c。与信息向量对应的一部分生成矩阵是单位矩阵,与校验向量对应的其余部分生成矩阵是高密度矩阵。假设a不是素数,可被分解为a=ux (u彡X),其中,u不等于l,x不等于a。那么,u路并行SRAA法完成一次编码需要bx+t个时钟周期,需要(uc+t本文档来自技高网...

【技术保护点】
一种适合于CMMB标准中两种不同码率QC?LDPC码的并行编码器,QC?LDPC码的生成矩阵GQC是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a、t和b皆为正整数,t=a+c,1≤i≤a,1≤j≤t,两种不同码率η分别是1/2、3/4,对于这两种不同码率QC?LDPC码,均有t=36和b=256,两种不同码率对应的参数a分别是18、27,两种不同码率对应的参数c分别是18、9,2种a的最大公约数是u=9,a=ux,两种不同码率对应的参数x分别是2、3,生成矩阵GQC对应码字v=(s,p),GQC的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分...

【技术特征摘要】

【专利技术属性】
技术研发人员:蔡超时张鹏万欣
申请(专利权)人:苏州威士达信息科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1