基于求和阵列的近地通信中LDPC编码器和编码方法技术

技术编号:8132336 阅读:228 留言:0更新日期:2012-12-27 05:13
本发明专利技术涉及一种解决CCSDS近地通信系统中QC-LDPC码并行编码的方案,其特征在于,所述系统的QC-LDPC码的并行编码器主要由寄存器、求和阵列、选择器和b位二输入异或门四部分组成。本发明专利技术提供的QC-LDPC并行编码器,能在保持编码速度不变的条件下有效减少资源需求,具有控制简单、资源消耗少、功耗小、成本低等优点。

【技术实现步骤摘要】

本专利技术涉及近地太空数据通信领域,特别涉及一种CCSDS近地通信系统中QC-LDPC码编码器的并行实现方法。
技术介绍
由于在传输信道中存在的各种失真和噪声会对发送信号产生干扰,接收端不可避免地会出现数字信号产生误码的情况。为了降低误码率,需要采用信道编码技术。低密度奇偶校验(Low-Density Parity-Check, LDPC)码以其逼近Shannon限的优异性能成为信道编码领域的研究热点。准循环LDPC码(Quasic-LDPC,QC-LDPC)码是一种 特殊的LDPC码,其编码可采用移位寄存器加累加器(Shift-Register-Adder-Accumulator,SRAA)加以实现。SRAA法是利用生成矩阵G进行编码。QC-LDPC码的生成矩阵G是由aXt个bXb阶循环矩阵Gi^ (I彡i彡a, I彡j彡t)构成的阵列,t=a+c。与信息向量对应的一部分生成矩阵是单位矩阵,与校验向量对应的其余部分生成矩阵是高密度矩阵。并行SRAA法完成一次编码需要b+t个时钟周期,需要(ac+t)b个寄存器、acb个二输入与门和acb个二输入异或门。CCSDS 近地通信系统推荐本文档来自技高网...

【技术保护点】
一种适合于CCSDS近地通信系统采用的QC?LDPC码的并行编码器,QC?LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a=14,t=16,b=511,c=t?a=2,1≤i≤a,1≤j≤t,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa),第i段信息向量si=(si,1,si,2,…,si,b),校验向量p被等分为c=2段,即p=(p1,p2),其特征在于,所述编码器包括以下部件:寄存器R1~Ra+2,寄存器R1~Ra用于缓存信息向量s=(s1,s...

【技术特征摘要】
1.一种适合于CCSDS近地通信系统采用的QC-LDPC码的并行编码器,QC-LDPC码的生成矩阵G是由aXt个bXb阶循环矩阵G^j构成的阵列,其中,a=14, t=16,b=511, c=t_a=2,I≤i≤a,I≤j≤t,生成矩阵G对应码字V= (S,P),G的前a块列对应的是信息向量S,后c块列对应的是校验向量P,以b比特为一段,信息向量s被等分为a段,即S=(Sl,S2,…,sa),第i段信息向量Si= (Si,P si;2,…,SiJ ,校验向量P被等分为c=2段,即P= (P1, P2),其特征在于,所述编码器包括以下部件 寄存器R1 Ra+2,寄存器R1 Ra用于缓存信息向量S= (Sl,S2,-, sa),寄存器Ra+1和Ra+2用于计算和存储校验向量P= (P1, P2); 求和阵列,对并行输入a位信息比特Su,s2; k,…,sa,k进行组合求和,其中,I ^ k ^ b ; 选择器札和仏,在求和阵列运算结果的基础上,完成向量(Sl,k,S2,k,- ,sa,k)与块首行矩阵F的并行乘法; b位二输入异或门A1和A2, A1将向量(Sl,k,s2’k,…,sa,k)与块首行矩阵F乘积的第I段b比特累加到寄存器Ra+1中,其中,I≤I≤C。2.如权利要求I所述的并行编码器,其特征在于,所述块首行矩阵F是由生成矩阵G前c块列中所有循环矩阵的首行构成的。3.如权利要求I所述的并行编码器,其特征在于,所述求和阵列有a个输入端和995个输出端,求和阵列对并行输入的a位信息比特si,k,s2,k,…,sa,k进行组合求和,块首行矩阵F有995个不同的非零列向量,它们与向量(si,k,s2,k,…,sa,...

【专利技术属性】
技术研发人员:张鹏蔡超时陈晋伦
申请(专利权)人:苏州威士达信息科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1