印刷电路板的信号群延迟分析系统及方法技术方案

技术编号:8160746 阅读:169 留言:0更新日期:2013-01-07 19:06
一种印刷电路板的信号群延迟分析系统及方法,该方法包括步骤:从印刷电路板量测数据信号线与时钟信号线的S参数;通过分析S参数来规整数据信号线与时钟信号线的连接端口;分析出数据信号线与时钟信号线的S参数差模;根据数据信号线的数据传输频率和S参数差模计算数据信号线的第一群延迟;根据时钟信号线的时钟频率和S参数差模计算时钟信号线的第二群延迟;计算第一群延迟与第二群延迟的群延迟时间差;当群延迟时间差不符合设计要求时,将数据信号线与时钟信号线的群延迟显示在显示设备上。本发明专利技术能够估算数据信号线与时钟信号线的相对长度是否相当,从而保持印刷电路板中布线信号的时序关系正确。

【技术实现步骤摘要】

本专利技术涉及ー种信号时间延迟评估系统及方法,特别是关于ー种。
技术介绍
进行电路布线的信号时间延迟评估时,最在意的特性即为数据(DATA)信号线与频率(CLOCK)信号线的相对长度是否相当,以保持信号的时序关系正确。然而在真正电路布线中,信号时间延迟受相当多因素影响,例如穿孔、串音效应、PCB材料、迭板结构等影响,并不适合由一般常用大约每秒产生6mil长度时间延迟的粗略估算关系进行估算。一般而言,为了保持频率信号工作正常,PCB板绕线时必需规范DATA信号线与 CLOCK信号线长度能够等长,但实际却无法做到。因此,一般设计常规定DATA信号线以及CLOCK信号线的相对长度必须在一定范围内,否则很容易造成频率问题,导致系统运作失效。
技术实现思路
鉴于以上内容,有必要提供ー种,能够分析印刷电路板上数据信号线与时钟信号线的相对长度是否相当,从而保持印刷电路板中布线信号的时序关系正确。所述的信号群延迟分析系统,安装并运行于计算机中,该计算机连接有信号量测设备以及显示设备。该系统包括s參数矩阵创建模块,用于利用信号量测设备从印刷电路板量测数据信号线与时钟信号线的S參数,以及利用电路模拟软件将本文档来自技高网...

【技术保护点】
一种印刷电路板的信号群延迟分析系统,运行于计算机中,该计算机连接有信号量测设备以及显示设备,其特征在于,该系统包括:S参数矩阵创建模块,用于利用信号量测设备从印刷电路板量测数据信号线与时钟信号线的多组S参数,以及利用电路模拟软件根据S参数构建一个S参数矩阵;S参数差模分析模块,通过分析S参数矩阵的S参数来规整数据信号线与时钟信号线的端口连接关系,以及从S参数矩阵中分析出数据信号线与时钟信号线的S参数差模;群延迟计算模块,用于根据数据信号线的数据传输频率和S参数差模计算数据信号线的第一群延迟,以及根据时钟信号线的时钟频率和S参数差模计算时钟信号线的第二群延迟;群延迟分析模块,用于计算第一群延迟与...

【技术特征摘要】

【专利技术属性】
技术研发人员:谢博全陈俊仁赖盈佐张恩硕
申请(专利权)人:鸿富锦精密工业深圳有限公司鸿海精密工业股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1