具控制处理核心数量的控制装置及其电子系统制造方法及图纸

技术编号:6692525 阅读:280 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术公开一种具控制处理核心数量的控制装置及其电子系统,其利用一控制单元发出一指令信号至一转换单元,并经由转换单元转换指令信号为一启动信号至一处理单元,以启动处理单元的至少一未启动核心,处理单元因未启动核心被开启而中断运作,控制单元的一监测模组监测到处理单元中断运作时会发出一监测分析信号至一桥接单元,桥接单元根据监测分析信号发送一重置信号至电子系统,使电子系统重新启动。电子系统重新启动后,处理单元亦重新启动,此时未启动核心转为启动状态并与处理单元的已运作的多个启动核心同时运作。(*该技术在2020年保护过期,可自由使用*)

【技术实现步骤摘要】

本 技术是有关于一种控制装置及其电子系统,特别是有关于一种具控制处理核心数量的控制装置及其电子系统
技术介绍
中央处理器(Central Processing Unit, CPU)(在此称为处理单元),是电脑的主要装置之一。其功能主要是解释电脑指令以及处理电脑软体中的资料。由于科技的发达, 现今CPU技术发展越来越好,从原本单核心CPU到现在的二核心CPU、三核心CPU、甚至四核心CPU。而核心数量越高的CPU,其处理效能也就越强,但相对来说价格也就更加的高。然而,制作CPU的公司有许多间,而某些公司在制作四核心CPU的过程当中,基于某种原因使得四核心CPU其中某些核心被关闭或无法启动,而使CPU只能以二核心或三核心的功能运作,因此这些公司就会将此些CPU以二核心或三核心的价格卖出。而买到这些 CPU的部份使用者或是一些技术人员,对于此种的CPU发展出一种开核技术,即是利用一些技术将CPU中原本被关闭或无法启动的核心经过开核后使其可运作,如此就可将原本只能以二核心或是三核心运作的CPU恢复成四核心来运作。目前,大多数可以开核的CPU都是来自超微半导体公司(Advanced Micro Devices, Inc.,AMD)所生产的CPU,如要对AMD700系列的CPU做开核,而目前技术要对于此些可以开核的CPU进行开核,主要是利用主机板上可以支援进阶时脉校准(Advanced Clock Calibration,ACC)功能的AMD700系列晶片组的SB750南桥晶片或内嵌式控制器(Embedded Controller,EC)来达到开核的功能,如图Ia及Ib所示。图Ia中,是利用主机板0上的一基本输入输出系统(Basic Input/Output System, BIOS)01去控制额外加载的内嵌式控制器02传送一进阶时脉校准信号04至中央处理器03,将原是二核心或三核心的CPU恢复为四核心。而图Ib中,是利用主机板0上的基本输入输出系统01去控制南桥晶片05,以将进阶时脉校准信号04传至中央处理器(CPU) 03,让中央处理器03达到开核,使原来是二核心或三核心的CPU恢复为四核心。不过由于AMD K8系列CPU的主机板上的AMDS8XX系列的南桥晶片已无支援ACC功能,且AMD K8也已经不支援EC的功能,因此,如何能以不使用 EC,依然能达成AMD K8系列CPU的开核,便是我们所要探讨的问题。
技术实现思路
因为上述现有技术存在的问题,本技术的目的就是在提供一种具控制处理核心数量的控制装置及其电子系统,可不需额外加载EC或是微处理器便可达到开核功能,使二核心或三核心的CPU开核为四核心CPU,以提升主机系统的效能,而本技术所提出的具控制处理核心数量的控制装置及其电子系统,其处理单元为AMD K8系列CPU。根据本技术的目的,提出一种具控制处理核心数量的控制装置,适用于一主机系统,该控制装置包含一处理单元(CPU)、一桥接单元(例如南桥晶片,South Bridge chip)、一控制单元(例如超级输入输出晶片,Super 1/0)及一转换单元(例如电压位准移位晶片,Level Shifter) 0 该处理单元具有已运作的多个启动核心及至少一未启动核心。 该桥接单元与该处理单元连接。该控制单元包含一输入输出模组(例如多个通用型输入输出接脚,General Purpose I/O, GPI0)以传送至少一指令信号及一监测模组(例如看门狗监测计时器,Watch Dog),该监测模组与该桥接单元连接以监测该处理单元。该转换单元接收该指令信号并转换该指令信号为至少一启动信号至该处理单元,以启动该未启动核心,当该未启动核心启动时,该处理单元会中断运作,该监测模组监测到该处理单元中断运作时会发出一监测分析信号至该桥接单元,该桥接单元根据该监测分析信号发送一重置信号至该主机系统及该处理单元,使该主机系统及该处理单元重新启动,该主机系统及该处理单元重新启动后,该未启动核心变为已启动状态并与该些启动核心同时运作。在本技术的控制装置中,该主机系统可更包含一基本输入输出系统(BIOS), 下达命令使该控制单元发出该指令信号。再者,指令信号可包含时脉信号、数据信号及晶片选择信号,经由转换单元分别传送至处理单元中的测试时脉(Test Clock, TCK)接脚、测试数据输入接脚(Test Data Input, TDI)及测试模式选择(Test Mode Select, TMS)接脚。根据本技术的目的,再提出一种具控制处理核心数量的电子系统,该电子系统包含一命令装置(BIOS)、一控置装置及一启动装置。该命令装置,传送一命令信号。而该控制装置系与该命令装置连接且该控制装置包含一处理单元(CPU)、一桥接单元(South Bridge chip)、一控制单元(Super 1/0)及一转换单元(Level Shifter)。该处理单元具有已运作的多个启动核心及至少一未启动核心。该桥接单元与该处理单元连接。而该控制单元系接收该命令信号以启动一输入输出模组(General Purpose 1/0)传送至少一指令信号,且该控制单元包含一监测模组(Watch Dog),该监测模组系与该桥接单元连接,用以监测该处理单元。该转换单元系接收该指令信号并转换该指令信号为至少一启动信号至该处理单元,以启动该未启动核心,当该未启动核心启动时,该处理单元会中断运作,该监测模组监测到该处理单元中断运作时会发出一监测分析信号至该桥接单元,该桥接单元根据该监测分析信号发送一重置信号至该启动装置,经由该启动装置使该电子系统重新启动,该电子系统重新启动后,该处理单元亦重新启动,且该未启动核心变为已启动状态并与该些启动核心同时运作。在本技术的电子系统中,指令信号可包含时脉信号、数据信号及晶片选择信号,经由转换单元分别传送至处理单元中的测试时脉(Test Clock, TCK)接脚、测试数据输入接脚(Test Data Input, TDI)及测试模式选择(Test Mode Select, TMS)接脚。承上所述,本技术的具控制处理核心数量的控制装置及其电子系统,其可具有一或多个下述优点(1)此具控制处理核心数量的控制装置及其电子系统,可将原本启动核心为二核心或是三核心的CPU,经过开核动作后,使CPU中未启动核心变为启动状态,使CPU总启动核心恢复为四核心来运作,如此一来,可提升主机系统整体的效能之外,使用者就不需花高额的费用去购买一个四核心的CPU,可节省花费。(2)此具控制处理核心数量的控制装置及其电子系统,不需额外加载EC或是微处理器便可以达成开核的动作,使二核心或三核心CPU恢复为四核心CPU来使用。附图说明图IA为已知技术的控制处理核心数量装置的第1示意图;图IB为已知技术的控制处理核心数量装置的第2示意图;图2为本技术的具控制处理核心数量的控制装置的示意图;图3为本技术的具控制处理核心数量的控制装置的开核方法流程图;图4为本技术的具控制处理核心数量的控制装置的实施例的示意图;以及图5为本技术的具控制处理核心数量的电子系统的示意图。图中0 主机板;01,31 基本输入输出系统;02:本文档来自技高网
...

【技术保护点】
1.一种具控制处理核心数量的控制装置,适用于一主机系统,其特征在于,该控制装置包含:一处理单元,具有已运作的多个启动核心及至少一未启动核心;一桥接单元,与该处理单元连接;一控制单元,包含:一输入输出模组,传送至少一指令信号;及一监测模组,其与所述桥接单元连接,监测该处理单元;以及一转换单元,其接收所述指令信号,且该转换单元转换该指令信号为至少一启动信号至所述处理单元;其中,所述处理单元接收该启动信号,以启动该未启动核心,当该未启动核心启动时,所述处理单元会中断运作,所述监测模组监测到该处理单元中断运作时会发出一监测分析信号至所述桥接单元,该桥接单元根据该监测分析信号发送一重置信号至所述主机系统及处理单元,使该主机系统及处理单元重新启动,该主机系统及处理单元重新启动后,该未启动核心变为已启动状态并与该些启动核心同时运作。

【技术特征摘要】

【专利技术属性】
技术研发人员:郭宗仁
申请(专利权)人:精英电脑股份有限公司
类型:实用新型
国别省市:71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1