用于串行互连的装置的ID产生设备和方法制造方法及图纸

技术编号:5512497 阅读:165 留言:0更新日期:2012-04-11 18:40
多个存储器装置(例如,DRAM、SRAM、与非闪烁、或非闪烁)被串行互连。互连装置的每一个接收装置标识符(ID)并且将其锁存作为其ID。每一个装置包括用于计算另一个ID或者递增的ID来产生ID的电路。所产生的ID被传送到另一个装置并且该ID在串行互连中的每一个装置中被增加。互连中的最后一个装置提供最后一个所产生的ID,其被提供给具有识别电路的存储器控制器,识别电路从所提供的最后一个所产生的ID识别串行互联的装置的总数。该识别电路识别串行互连中的装置的总的输出等待时间。

【技术实现步骤摘要】
【国外来华专利技术】
0001本专利技术涉及用于在串行互连的装置中产生装置标识符的设备和方法。本专利技术还涉及用于识别串行连接的装置的编号和串行互连的装置的输出等待时间的设备和方法。
技术介绍
0002当前消费电子装置使用存储器装置。例如,诸如数码照相机、便携式数字助理、便携式音频/视频播放器和移动终端的移动电子装置一直以来要求大容量存储器,优选的是具有不断增加的容量和速度能力的非易失性存储器。由于在不通电的情况下非易失性存储器和硬盘驱动器能保持数据,因此非易失性存储器和硬盘驱动器是优选的,从而延长了电池寿命。0003虽然,现有存储器装置对于许多当前的消费电子装置以足够快的速度运行,但是这样的存储器装置可能将不足以用于未来要求高数据速率的电子装置和其他装置中。例如,记录高清晰度移动图像的移动多媒体装置可能要求存储模块比使用当前存储器技术的存储器模块具有更大的编程吞吐量。虽然这样的解决方案看起来简单,但是在这样的高频率下信号质量却存在问题,其在存储器的操作频率上设定了一个实际的限制。存储器使用一组并行输入/输出(I/O)引脚和其它部件通信,引脚的数量依赖于所期望的配置。I/O引脚接收命令指令和输入数据并且提供输出数据,这通常被称为并行接口。高速操作可以导致诸如串扰、信号扭曲和信号衰减的通信退化效应,其例如降低信号质量。0004为了在系统板上将较高密度和较快速操作结合,存在两种设计技术串行互连和多点配置。这些设计技术可以用于克服确定硬盘与存储器系统之间存储器交换的成本和操作效率的密度问题。但是,多点配置相对于存储器系统的串行互连具有缺点。例如,如果多点存储器系统的数量增加,由于每一引脚的负载效应,延迟时间也增加,从而由多点连接削弱了多点配置的总的性能,这归因于存储器装置的线电阻器-电容器负载和引脚电容量。在诸如存储器装置的装置中的串行链路可以利用串行接收所有的地址、命令和数据的单个引脚输入。串行链路可以提供串行互连配置来通过串行互连有效地控制命令位、地址位和数据位。通过提供串行互连配置,装置标识符(ID)编号被分配给所连接的链上的每一装置。每一装置的ID编号的分配被用于产生互连装置的ID。
技术实现思路
0005根据本专利技术的一个方面,提供一种包括串行互连配置中的多个存储器装置的系统。所述多个存储器装置的每一个具有输入连接和输出连接。每一相应的装置的输入和输出连接分别被耦合到前一装置的输出连接和下一装置的输入连接。多个存储器装置的每一个包括用于产生装置标识符(ID)的产生电路。由每一相应的装置产生的所述ID被提供给其下一个装置。所述系统还包括用于从所述串行互连配置的最后一个装置接收所述ID并且用于确定所述多个存储器装置的所述串行互连配置的装置相关的特征的接收电路。0006例如,所述产生电路包括用于从前一装置通过其输入连接接收所述ID的ID接收器、用于响应所接收的ID来产生ID的ID产生电路和用于输出由所述ID产生电路产生的ID的ID输出电路。所述ID产生电路可以包括用于使用预定值来计算所接收的ID的计算电路。所述计算电路的例子是用于加一的加法电路或者用于从所接收的ID减一的减法电路来提供新的ID。0007有利地,所述ID接收器包括用于以串行方式寄存所接收的ID的寄存电路,和用于以并行方式输出所寄存的ID的每一个的输出电路,从而提供所述ID用于所述计算。0008所述接收电路可以包括用于从最后一个装置接收所述ID并且用于响应所接收的ID来确定所述串行互连配置中装置的数量的处理电路。0009有利地,所述系统可以包括用于提供初始ID给所述串行互连配置中的所述第一装置的提供电路。0010所述接收电路可以包括用于从所述串行互连配置中的最后一个装置接收所述ID并且用于响应所接收的ID来确定所述串行互连配置中的所述装置的等待时间的处理电路,所述ID通过该最后一个装置的输入连接来提供。0011根据本专利技术的另一个方面,提供一种用于确定串行互连配置中的多个存储器装置的特征的方法,所述多个存储器装置的每一个具有输入连接和输出连接,每一相应的装置的输入和输出连接被耦合到前一装置的输出连接和下一装置的输入连接,多个存储器装置的每一个包括用于产生装置标识符(ID)的产生电路,由每一相应的装置产生的所述ID被提供给其下一个装置。所述方法还包括从所述串行互连配置的最后一个装置接收所述ID并且响应所接收的ID确定所述多个存储器装置的所述串行互连配置的装置相关的特征。0012所述方法还可以包括提供初始ID给串行互连配置的多个存储器装置的第一装置,并且从最后一个装置提供ID用于确定所述串行互连配置的装置相关的特征。0013有利地,所述确定的步骤包括响应所接收的ID来确定所述串行互连配置中的所述装置的数量或者响应所接收的ID来确定所述串行互连配置中的所述装置的等待时间。0014根据本专利技术的又一方面,提供一种用在串行互连配置中的多个存储器装置中的识别设备,所述多个存储器装置的每一个具有输入连接和输出连接,每一相应的装置的输入和输出连接被耦合到前一装置的输出连接和下一装置的输入连接。多个存储器装置的每一个包括用于产生装置标识符(ID)的产生电路。由每一相应的装置产生的所述ID被提供给其下一个装置。所述设备包括用于从所述串行互连配置的最后一个装置接收所述装置标识符(ID)并且响应所接收的ID确定所述多个存储器装置的所述串行互连配置的装置相关的特征的接收电路。0015所述接收电路可以包括用于基于与所接收的ID相关联的值来确定互连装置的数量和/或用于基于与所接收的ID相关联的值来确定所述多个存储器装置的等待时间的确定电路。0016通过结合附图阅读本专利技术的以下具体实施例描述,对于本领域内的普通技术人员而言,本专利技术的其他方面和特征将变得明显。 附图说明 0017现在将参照附图仅通过示例描述本专利技术的实施例,其中 图1A是示出采用应用本专利技术的实施例的串行互连实现的存储器装置的框图; 图1B是图1A中示出的其中一个装置的框图; 图2A示出存储器装置的单数据速率(SDR)操作的时序图; 图2B示出存储器装置的双数据速率(DDR)操作的时序图; 图3A是示出三个存储器装置的串行互连布置的框图; 图3B是示出配置在图3A中示出的串行互连布置中的装置之间的通信的时序图; 图4是操作以在每一个装置处建立装置标识符(ID)的串行互连配置中的多个装置的框图; 图5示出图4所示的其中一个装置; 图6示出图5所示的ID产生电路的例子; 图7是图4中所示的建立ID的装置之间传送的信号的时序图; 图8A是操作来在双链路中建立ID的串行互连配置中的多个装置的框图; 图8B是图8A中所示的建立ID的装置之间传送的信号的时序图; 图9是串行互连配置中的多个存储器装置的框图; 图10是示出图9中所示的装置中执行的协议的示意图; 图11示出ID产生电路的另一个例子;和 图12是示出图11中所示的装置中执行的协议的示意图。 具体实施例方式0018在对本专利技术示例实施例的下面的详细描述中,将参照作为其中一部分的附图。附图示出本专利技术可以实施的具体实施例。这些实施例描述的足够详细,以使本领域普通技术人员能够实现本专利技术,应当理解,也可利用其他实施例,并本文档来自技高网
...

【技术保护点】
一种系统,包括: 串行互连配置中的多个存储器装置,所述多个存储器装置的每一个具有输入连接和输出连接,每一相应的装置的输入和输出连接被耦合到前一装置的输出连接和下一装置的输入连接,所述多个存储器装置的每一个包括用于产生装置标识符(ID) 的产生电路,由每一相应的装置产生的所述ID被提供给其下一个装置,和 用于从所述串行互连配置的最后一个装置接收所述ID并且用于确定所述多个存储器装置的所述串行互连配置的装置相关的特征的接收电路。

【技术特征摘要】
【国外来华专利技术】...

【专利技术属性】
技术研发人员:潘弘柏吴学俊金镇祺SA普日贝尔斯基
申请(专利权)人:莫塞德技术公司
类型:发明
国别省市:CA[加拿大]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利