【技术实现步骤摘要】
本技术涉及一种模拟电路,特别的涉及一种对芯片的弓I脚进行扩 展的电路。
技术介绍
目前,随着芯片工艺的不断进步,各种以CPU为内核,结合各种功能 模块的soc (片上系统)芯片,在电子设备中得到了广泛的使用,由于系统功能的繁多,需要各种输入输出接口,而芯片的引脚数量又受芯片制作 封装成本及系统应用时的电路布版的限制,不能随意增加,造成在设计时 引脚数不能满足需要。若芯片需要的引脚个数较多,而每个引脚并不是简 单的一根引线,而是包括相应的静电保护等附属电路和连接引脚的金属接 触窗,增加一个引脚,其附属电路会占用一定的芯片面积,而芯片成本与 芯片面积成正比。同时在一颗芯片上引脚越多,需要采用更密集的引脚封 装规格,封装成本也随之上升。为了节省引脚数,目前的数据传输线多从并行往串行转换,通过分时 传输的方法,将多路并行数据转换成一路串行数据进行传输,这种方式需 要芯片内有串行数据转并行数据的电路,芯片外部有并行数据转化串行的 电路,如果没有时钟信号线还需要时钟恢复电路提供串并转换所需的时钟 信号,整体电路比较复杂。另外,考虑到对于soc芯片,其包括高速数字输入输出接口 ...
【技术保护点】
一种IC芯片的引脚扩展电路,其特征在于,该电路包括信号转换单元、电压比较单元和编码器单元,其中,n路数字输入信号输入至所述信号转换单元后,再经一个输入引脚输入至电压比较单元,该电压比较单元的输出信号再输入至编码器单元的第2至2↑[n]个输入端口,该编码器单元的第1个输入端口接地、n个输出端作为所述引脚扩展电路的输出端,其中,n为自然数。
【技术特征摘要】
【专利技术属性】
技术研发人员:方尚侠,胡江鸣,刘敬波,刘俊秀,石岭,
申请(专利权)人:深圳艾科创新微电子有限公司,
类型:实用新型
国别省市:94[]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。