像素阵列制造技术

技术编号:4285329 阅读:196 留言:0更新日期:2012-04-11 18:40
一种像素阵列,包括多个像素列及多条数据线。每一像素列包括一第一扫描线、一第二扫描线、多个第一子像素以及多个第二子像素。第一与第二子像素交替排列于第一与第二扫描线之间。数据线与第一及第二扫描线交错,其中与同一条数据线电性连接的部分第一子像素以及部分第二子像素分别位于该条数据线的两对侧。在第n像素列中,每一第一子像素与第一扫描线的耦合电容为C1。每一第一子像素与第二扫描线的耦合电容为C2。每一第二子像素与第二扫描线的耦合电容为C2’。每一第二子像素与第(n+1)像素列中的第一扫描线的耦合电容为C1’,且(C1+C2)实质上等于(C1’+C2’)。

【技术实现步骤摘要】

本专利技术涉及一种像素阵列,且尤其涉及一种数据驱动芯片减半(HalfSource Driver, HSD)架构的像素阵列。
技术介绍
—般而言,平面显示器中主要是由一显示面板以及多个驱动芯片(DriverIC)所 构成,其中显示面板具有像素阵列,而像素阵列的像素是通过对应的扫描线以及对应的数 据线所驱动。为了使得平面显示器更为普及,业者都如火如荼地进行降低成本作业,近年来 一种数据驱动芯片减半(Half Source Driver, HSD)的架构设计被提出,其主要是利用像素 阵列上的布局来降低数据驱动芯片的使用量。详细来说,HSD架构的像素阵列中,两相邻的 子像素(sub-pixel)是共享同一条数据线,因而得以使数据线的总数目减半,但扫描线的 总数目则增加一倍。由于HSD架构可以使得数据线的总数目减半,因此,所需的源极驱动器 (source drivers)的数量也减半,但所需的栅极驱动器(gate drivers)的数量则增加一 倍。由于栅极驱动器的造价低于源极驱动器的造价,因此,整体而言,平面显示器的制造成 本仍可有效地被降低。在HSD的设计中,由于扫描线的总数目会增加一倍本文档来自技高网...

【技术保护点】
一种像素阵列,其特征在于,包括:多个像素列,各该像素列包括:一第一扫描线;一第二扫描线;多个第一子像素;以及多个第二子像素,该些第一子像素与该些第二子像素交替排列于该第一扫描线与该第二扫描线之间,该些第一子像素与该第一扫描线电性连接,该些第二子像素与该第二扫描线电性连接;以及多条数据线,与该些第一扫描线以及该些第二扫描线交错,其中与同一条数据线电性连接的部分该些第一子像素以及部分该些第二子像素分别位于该条数据线的两对侧;其中在第n像素列中,各该第一子像素与该第一扫描线的耦合电容为C1,各该第一子像素与该第二扫描线的耦合电容为C2,各该第二子像素与该第二扫描线的耦合电容为C2’,各该第二子像素与...

【技术特征摘要】
一种像素阵列,其特征在于,包括多个像素列,各该像素列包括一第一扫描线;一第二扫描线;多个第一子像素;以及多个第二子像素,该些第一子像素与该些第二子像素交替排列于该第一扫描线与该第二扫描线之间,该些第一子像素与该第一扫描线电性连接,该些第二子像素与该第二扫描线电性连接;以及多条数据线,与该些第一扫描线以及该些第二扫描线交错,其中与同一条数据线电性连接的部分该些第一子像素以及部分该些第二子像素分别位于该条数据线的两对侧;其中在第n像素列中,各该第一子像素与该第一扫描线的耦合电容为C1,各该第一子像素与该第二扫描线的耦合电容为C2,各该第二子像素与该第二扫描线的耦合电容为C2’,各该第二子像素与第(n+1)像素列中的该第一扫描线的耦合电容为C1’,且(C1+C2)等于(C1’+C2’)。2. 根据权利要求1所述的像素阵列,其特征在于,该些像素列中的该些第一扫描线以及该些第二扫描线交替地排列。3. 根据权利要求1所述的像素阵列,其特征在于,各该第一子像素包括一第一主动元 件以及一与该第一主动元件电性连接的第一像素电极,各该第二子像素包括一第二主动元 件以及一与该第二主动元件电性连接的第二像素电极。4. 根据权利要求3所述的像素阵列,其特征在于,在该第n像素列中,该耦合电容C1 由各该第一像素电极与该第一扫描线所形成,该耦合电容C2由各该第一像素电极与该第 二扫描线所形成,该耦合电容C2'由各该第二像素电极与该第二扫描线所形成,该耦合电容 Cl'由各该第二像素电极与该第(n+l)像素列中的该第一扫描线所形成。5. 根据权利要求3所述的像素阵列,其特征在于,在该第n像素列中,各该第一像素电 极与该第一扫描线的耦合面积为A1,各该第一像素电极与该第二扫描线的耦合面积为A2, 各该第二像素电极与该第二扫描线的耦合面积为A2',各该第二像素电极与该第(n+l)像 素列中的该第一扫描线的耦合面积为A1',且(Al+A2)等于(Al' +A2')。6. 根据权利要求5所述的像素阵列,其特征在于,在该第n像素列中,其中Al'为0, (Al+A2)等于A2'。7. 根据权利要求1所述的像素阵列,其特征在于,各该第一子像素包括一第一主动元 件、一与该第一主动元件电性连接的第一像素电极以及一与该第一像素电极电性连接的第 一耦...

【专利技术属性】
技术研发人员:江博仁刘晋炜
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1