存储芯片以及存储系统技术方案

技术编号:37842132 阅读:8 留言:0更新日期:2023-06-14 09:46
本公开实施例提供一种存储芯片以及存储系统,所述存储芯片被配置为,所述存储芯片内存储有表征所述存储芯片的工艺角的表征参数,所述存储芯片内还具有大小可调的参考电压,所述参考电压的大小基于所述表征参数可调,且所述存储芯片基于所述参考电压,调整数据从存储单元读出到从数据端口输出的延时。本公开实施例有利于提升数据信号传输整齐度,防止出现数据冲突。据冲突。据冲突。

【技术实现步骤摘要】
存储芯片以及存储系统


[0001]本公开实施例涉及半导体
,特别涉及一种存储芯片以及存储系统。

技术介绍

[0002]半导体存储可以分为非易失性存储和易失性存储。动态随机存取存储器(Dynamic Random Access Memory,DRAM)作为易失性存储,具备存储密度高、读写速度快等优点,广泛用于各种电子系统中。
[0003]DRAM系统通常由控制器以及多个存储芯片构成,因制程等差异使得不同的存储芯片的性能也相应具有差异,这将影响DRAM系统的整体性能。

技术实现思路

[0004]本公开实施例提供一种存储芯片以及存储系统,以改善存储系统中数据信号传输冲突的问题。
[0005]根据一些实施例,本公开实施例一方面提供一种存储芯片,应用于存储系统,所述存储芯片被配置为,所述存储芯片内存储有表征所述存储芯片的工艺角的表征参数,所述存储芯片内还具有大小可调的参考电压,所述参考电压的大小基于所述表征参数可调,且所述存储芯片基于所述参考电压,调整数据从存储单元读出到从数据端口输出的延时。
[0006]在一些实施例中,所述数据具有读出路径,所述读出路径包括数据从所述存储单元读出到从所述数据端口输出的过程,在所述读出路径上传输的所述数据定义为中间数据;所述存储芯片包括:延时模块,所述延时模块设置在所述读出路径上,输入端接收所述中间数据,控制端接收所述参考电压,且输出端基于所述参考电压输出所述中间数据,所述延时模块从接收所述中间数据到输出所述中间数据的延时的长短与所述参考电压的大小相对应;调整模块,所述调整模块的输出端与所述延时模块的控制端连接,输入端接收预设参考电压,控制端接收控制信号,输出端基于所述控制信号以及所述预设参考电压输出大小可调的所述参考电压。
[0007]在一些实施例中,所述调整模块包括:运算放大器,所述运算放大器的正输入端接收所述预设参考电压;调节单元,所述调节单元与所述运算放大器的负输入端以及输出端连接,所述调节单元的输出端输出所述参考电压,且还基于所述控制信号,调整所述调节单元的输出端与所述运算放大器的输出端之间的等效电阻的大小,或者,调整所述调节单元的输出端与地端之间的等效电阻的大小。
[0008]在一些实施例中,所述调节单元包括:N个串联在所述负输入端与所述运算放大器的输出端之间的第一电阻,N为大于1的整数,至少一个第二电阻,所述第二电阻连接在所述负输入端与地端之间;M个第一开关,所述第一开关连接所述调节单元的输出端以及相应的所述第一电阻的一端,所述第一开关基于所述控制信号选择性导通,以调整所述调节单元的输出端与所述运算放大器的输出端之间的等效电阻的大小,M为小于或等于N的正整数。
[0009]在一些实施例中,所述调节单元包括:X个串联在所述负输入端与地端之间的第二
电阻,X为大于1的正整数;Y个第二开关,所述第二开关连接所述调节单元的输出端以及相应的所述第二电阻的一端,所述第二开关基于所述控制信号选择性导通,以调整所述调节单元的输出端与地端之间的等效电阻的大小,Y为小于或等于X的正整数。
[0010]在一些实施例中,所述延时模块包括:顺次连接的偶数个反相器,所述反相器的电源端连接所述参考电压,处于首位的所述反相器的输入端接收所述中间数据,处于尾位的所述反相器的输出端输出所述中间数据。
[0011]在一些实施例中,所述存储芯片包括:非易失性存储模块,所述非易失性存储模块用于存储所述表征参数。
[0012]在一些实施例中,所述非易失性存储模块包括一次可编程存储单元。
[0013]在一些实施例中,所述存储芯片还包括:扫描链接口,所述扫描链接口被配置为,基于控制器发出的命令信号获取所述表征参数,并向所述控制器输出所述表征参数。
[0014]根据一些实施例,本公开实施例另一方面还提供一种存储系统,包括,上述任一实施例提供的存储芯片;控制器,所述控制器被配置为,获取所述存储芯片的所述表征参数,并基于所述表征参数,调整与所述表征参数相对应的所述存储芯片的所述参考电压的大小。
[0015]在一些实施例中,所述数据具有读出路径,所述读出路径包括数据从所述存储单元读出到从所述数据端口输出的过程,在所述读出路径上传输的所述数据定义为中间数据;所述存储芯片包括:延时模块,所述延时模块设置在所述读出路径上,输入端接收所述中间数据,控制端接收所述参考电压,且输出端基于所述参考电压输出所述中间数据,所述延时模块从接收所述中间数据到输出所述中间数据的延时的长短与所述参考电压的大小相对应;调整模块,所述调整模块的输出端与所述延时模块的控制端连接,输入端接收预设参考电压,控制端接收控制信号,输出端基于所述控制信号以及所述预设参考电压输出大小可调的所述参考电压;所述控制器与所述调整模块的控制端连接,所述控制器用于获取所述表征参数并基于所述表征参数生成所述控制信号。
[0016]在一些实施例中,所述调整模块包括:运算放大器,所述运算放大器的正输入端接收所述预设参考电压;调节单元,所述调节单元与所述运算放大器的负输入端以及输出端连接,所述调节单元的输出端输出所述参考电压,且还基于所述控制信号,调整所述调节单元的输出端与所述运算放大器的输出端之间的等效电阻的大小,或者,调整所述调节单元的输出端与地端之间的等效电阻的大小;所述控制器与所述调节单元连接,并向所述调节单元提供所述控制信号。
[0017]在一些实施例中,所述调节单元包括:N个串联在所述负输入端与所述运算放大器的输出端之间的第一电阻,N为大于1的整数,至少一个第二电阻,所述第二电阻连接在所述负输入端与地端之间;M个第一开关,所述第一开关连接所述调节单元的输出端以及相应的所述第一电阻的一端,所述第一开关基于所述控制信号选择性导通,以调整所述调节单元的输出端与所述运算放大器的输出端之间的等效电阻的大小,M为小于或等于N的正整数;所述控制器与M个所述第一开关连接。
[0018]在一些实施例中,所述调节单元包括:X个串联在所述负输入端与地端之间的第二电阻,X为大于1的正整数;Y个第二开关,所述第二开关连接所述调节单元的输出端以及相应的所述第二电阻的一端,所述第二开关基于所述控制信号选择性导通,以调整所述调节
单元的输出端与地端之间的等效电阻的大小,Y为小于或等于X的正整数;所述控制器与Y个所述第二开关连接。
[0019]在一些实施例中,所述控制器被配置为,若所述表征参数表征快工艺角,则生成用于控制所述参考电压小于标准参考电压的所述控制信号,若所述表征参数表征慢工艺角,则生成用于控制所述参考电压大于标准参考电压的所述控制信号。
[0020]在一些实施例中,所述存储芯片还包括:扫描链接口,所述扫描链接口被配置为,基于控制器发出的命令信号获取所述表征参数,并向所述控制器输出所述表征参数;所述控制器还包括:参数获取模块,所述参数获取模块被配置为,向所述扫描链接口发出所述命令信号,并接收所述扫描链接口输出的所述表征参数。
[0021]在一些实施例中,所述存本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种存储芯片,应用于存储系统,其特征在于,包括:所述存储芯片被配置为,所述存储芯片内存储有表征所述存储芯片的工艺角的表征参数,所述存储芯片内还具有大小可调的参考电压,所述参考电压的大小基于所述表征参数可调,且所述存储芯片基于所述参考电压,调整数据从存储单元读出到从数据端口输出的延时。2.如权利要求1所述的存储芯片,其特征在于,所述数据具有读出路径,所述读出路径包括数据从所述存储单元读出到从所述数据端口输出的过程,在所述读出路径上传输的所述数据定义为中间数据;所述存储芯片包括:延时模块,所述延时模块设置在所述读出路径上,输入端接收所述中间数据,控制端接收所述参考电压,且输出端基于所述参考电压输出所述中间数据,所述延时模块从接收所述中间数据到输出所述中间数据的延时的长短与所述参考电压的大小相对应;调整模块,所述调整模块的输出端与所述延时模块的控制端连接,输入端接收预设参考电压,控制端接收控制信号,输出端基于所述控制信号以及所述预设参考电压输出大小可调的所述参考电压。3.如权利要求2所述的存储芯片,其特征在于,所述调整模块包括:运算放大器,所述运算放大器的正输入端接收所述预设参考电压;调节单元,所述调节单元与所述运算放大器的负输入端以及输出端连接,所述调节单元的输出端输出所述参考电压,且还基于所述控制信号,调整所述调节单元的输出端与所述运算放大器的输出端之间的等效电阻的大小,或者,调整所述调节单元的输出端与地端之间的等效电阻的大小。4.如权利要求3所述的存储芯片,其特征在于,所述调节单元包括:N个串联在所述负输入端与所述运算放大器的输出端之间的第一电阻,N为大于1的整数,至少一个第二电阻,所述第二电阻连接在所述负输入端与地端之间;M个第一开关,所述第一开关连接所述调节单元的输出端以及相应的所述第一电阻的一端,所述第一开关基于所述控制信号选择性导通,以调整所述调节单元的输出端与所述运算放大器的输出端之间的等效电阻的大小,M为小于或等于N的正整数。5.如权利要求3或4所述的存储芯片,其特征在于,所述调节单元包括:X个串联在所述负输入端与地端之间的第二电阻,X为大于1的正整数;Y个第二开关,所述第二开关连接所述调节单元的输出端以及相应的所述第二电阻的一端,所述第二开关基于所述控制信号选择性导通,以调整所述调节单元的输出端与地端之间的等效电阻的大小,Y为小于或等于X的正整数。6.如权利要求2所述的存储芯片,其特征在于,所述延时模块包括:顺次连接的偶数个反相器,所述反相器的电源端连接所述参考电压,处于首位的所述反相器的输入端接收所述中间数据,处于尾位的所述反相器的输出端输出所述中间数据。7.如权利要求1所述的存储芯片,其特征在于,所述存储芯片包括:非易失性存储模块,所述非易失性存储模块用于存储所述表征参数。8.如权利要求7所述的存储芯片,其特征在于,所述非易失性存储模块包括一次可编程存储单元。9.如权利要求1所述的存储芯片,其特征在于,所述存储芯片还包括:扫描链接口,所述
扫描链接口被配置为,基于控制器发出的命令信号获取所述表征参数,并向所述控制器输出所述表征参数。10.一种存储系统,其特征在于,包括:多个如权利要求1

9任一项所述的存储芯片;控制器,所述控制器被配置为,获取所述存储芯片的所述表征参数,并基于所述表征参数,调整与所述表征参数相对应的所述存储芯片的所述参考电压的大小。11.如权利要求10所述的存储系统,其特征在于,所述数据具有读出路径,所述读出路径包括数据从所述存储单元读出到从所述数据端口输出的过程,在所述读出路径上传输的所述数据定义为中间数...

【专利技术属性】
技术研发人员:寗树梁
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1