超高精度14bit的SAR架构ADC芯片电路制造技术

技术编号:34874708 阅读:21 留言:0更新日期:2022-09-10 13:28
本实用新型专利技术公开了一种超高精度14bit的SAR架构ADC芯片电路,包含:数据采集电路,数据采集电路接入CLK信号、模拟信号相连,用于进行信号采集;高速比较器,高速比较器的正向输入端与数据采集电路的输出端相连;数模转换电路,数模转换电路与高速比较器的输出端相连,数模转换电路接入CLK信号;移位寄存器,移位寄存器的输入端与数模转换电路相连,移位寄存器的输出端与高速比较器的反向输入端相连;时钟电路,时钟电路接入CLK信号、swclk信号。本实用新型专利技术采用14bit的SAR架构,可进行高速模拟信号采集和信号处理使用,满足汽车行业传感器的特殊要求,并且性能稳定可靠。并且性能稳定可靠。并且性能稳定可靠。

【技术实现步骤摘要】
超高精度14bit的SAR架构ADC芯片电路


[0001]本技术涉及ADC芯片电路
,特别涉及一种超高精度14bit CMOSSAR架构ADC芯片电路。

技术介绍

[0002]SAR架构ADC一直被业内看好,其优势就是精度高,速度快,且其速度可以从低频几百KHz500MHz,在一些工业汽车领域高稳定性使用方面,该SAR架构芯片有很好的使用前景,但是SRA架构也有一个瓶颈,一般的SAR架构在8bit以下,超8bit就要有一些特殊的设计才能满足实现,为满足汽车行业传感器的特殊要求,急需开发一款14bit SAR架构的ADC芯片。主要用于高速模拟信号采集和信号处理使用。

技术实现思路

[0003]根据本技术实施例,提供了一种超高精度14bit的SAR架构ADC芯片电路,包含:
[0004]数据采集电路,数据采集电路接入CLK信号、模拟信号相连,用于进行信号采集;
[0005]高速比较器,高速比较器的正向输入端与数据采集电路的输出端相连;
[0006]数模转换电路,数模转换电路与高速比较器的输出端相连,数模转换电路接入CLK信号;
[0007]移位寄存器,移位寄存器的输入端与数模转换电路相连,移位寄存器的输出端与高速比较器的反向输入端相连;
[0008]时钟电路,时钟电路接入CLK信号、swclk信号。
[0009]进一步,数据采集电路包含:数据采集模块,数据采集模块的输入端接入CLK信号、模拟信号,数据采集模块的输出端与高速比较器的正向输入端相连,用于进行信号采集。
[0010]进一步,数据采集模块为电压采集模块。
[0011]进一步,数模转换电路包含:数模转换器,数模转换器与高速比较器的输出端相连,数模转换器的输出端与移位寄存器的输入端相连。
[0012]进一步,数模转换器为14位数模转换器。
[0013]进一步,时钟电路包含:时钟源以及电容;
[0014]时钟源接入CLK信号、swclk信号,时钟源通过电容接地。
[0015]根据本技术实施例的超高精度14bit的SAR架构ADC芯片电路,采用14bit的SAR架构,可进行高速模拟信号采集和信号处理使用,满足汽车行业传感器的特殊要求,并且性能稳定可靠。
[0016]要理解的是,前面的一般描述和下面的详细描述两者都是示例性的,并且意图在于提供要求保护的技术的进一步说明。
附图说明
[0017]图1为根据本技术实施例超高精度14bit的SAR架构ADC芯片电路的电路图。
具体实施方式
[0018]以下将结合附图,详细描述本技术的优选实施例,对本技术做进一步阐述。
[0019]首先,将结合图1描述根据本技术实施例的超高精度14bit的SAR架构ADC芯片电路,用于汽车行业传感器的特殊要求,进行高速模拟信号vsin采集和信号处理,其应用场景很广。
[0020]如图1所示,本技术实施例的超高精度14bit的SAR架构ADC芯片电路,具有数据采集电路、高速比较器I116、数模转换电路、移位寄存器I121以及时钟电路。
[0021]具体地,如图1所示,在本实施例中,数据采集电路接入CLK信号、模拟信号vsin相连,用于进行信号采集,高速比较器I116的正向输入端与数据采集电路的输出端相连,数模转换电路与高速比较器I116的输出端相连,数模转换电路接入CLK信号,数模转换电路根据二分搜索原理,按照一定的编码规律将响应的数字量转为模拟量输出,最终给高速比较器I116的反向输入端,移位寄存器I121的输入端与数模转换电路相连,移位寄存器I121的输出端与高速比较器I116的反向输入端相连,时钟电路接入CLK信号、swclk信号。
[0022]进一步,如图1所示,在本实施例中,数据采集电路包含:数据采集模块I115,数据采集模块I115的输入端接入CLK信号、模拟信号vsin,数据采集模块I115的输出端与高速比较器I116的正向输入端相连,用于进行信号采集。
[0023]进一步,如图1所示,在本实施例中,数据采集模块I115为电压采集模块。
[0024]进一步,如图1所示,在本实施例中,数模转换电路包含:数模转换器I120,数模转换器与高速比较器I116的输出端相连,数模转换器I120的输出端与移位寄存器I121的输入端相连。
[0025]进一步,如图1所示,在本实施例中,数模转换器I120为14位数模转换器I120。
[0026]进一步,如图1所示,在本实施例中,时钟电路包含:时钟源I117以及电容C。时钟源I117接入CLK信号、swclk信号,时钟源I117通过电容C接地。
[0027]工作时,在CLK信号的节拍下,采样模块依次采样输入的模拟信号vsin,并将采样的信号输出给高速比较器I116的正向输入端,然后数模转换器I120根据二分搜索原理,按照一定的编码规律将响应的数字量转为模拟量输出,最终将数值输送给高速比较器I116的反向输入端,当该数值小于采集电压时,高速比较器I116输出为低,则继续产生数字模拟量,继续比较。当该数值大于等于采集电压时,比较器输出为高,则停止比较,将当前的数模转换器I120中的数字编码值记录下,即为ADC芯片的输出值。
[0028]以上,参照图1描述了根据本技术实施例的超高精度14bit的SAR架构ADC芯片电路,采用14bit的SAR架构,可进行高速模拟信号vsin采集和信号处理使用,满足汽车行业传感器的特殊要求,并且性能稳定可靠。
[0029]需要说明的是,在本说明书中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备
所固有的要素。在没有更多限制的情况下,由语句“包含
……”
限定的要素,并不排除在包括要素的过程、方法、物品或者设备中还存在另外的相同要素。
[0030]尽管本技术的内容已经通过上述优选实施例作了详细介绍,但应当认识到上述的描述不应被认为是对本技术的限制。在本领域技术人员阅读了上述内容后,对于本技术的多种修改和替代都将是显而易见的。因此,本技术的保护范围应由所附的权利要求来限定。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种超高精度14bit的SAR架构ADC芯片电路,其特征在于,包含:数据采集电路,所述数据采集电路接入CLK信号、模拟信号相连,用于进行信号采集;高速比较器,所述高速比较器的正向输入端与所述数据采集电路的输出端相连;数模转换电路,所述数模转换电路与所述高速比较器的输出端相连,所述数模转换电路接入CLK信号;移位寄存器,所述移位寄存器的输入端与所述数模转换电路相连,所述移位寄存器的输出端与所述高速比较器的反向输入端相连;时钟电路,所述时钟电路接入CLK信号、swclk信号。2.如权利要求1所述超高精度14bit的SAR架构ADC芯片电路,其特征在于,所述数据采集电路包含:数据采集模块,所述数据采集模块的输入端接入所述CLK信号、所述模拟信号,所述数据采集模块的输出端与所述...

【专利技术属性】
技术研发人员:何孝起
申请(专利权)人:上海兴赛电子科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1