一种多相位时钟产生电路及模数转换器制造技术

技术编号:32361851 阅读:15 留言:0更新日期:2022-02-20 03:30
本发明专利技术涉及一种多相位时钟产生电路及模数转换器,其中所述多相位时钟产生电路包括移位寄存器链。其中所述移位寄存器链包括3个或以上数量的锁存器(Latch),这些锁存器分为至少2个分组,其中第一分组包括1个或以上数量的锁存器,第二分组包括2个或以上数量的锁存器;其中每一分组中相邻两锁存器间级联。本发明专利技术涉及的所述多相位时钟产生电路,其能够折衷考虑移位寄存器链内部不可避免的传播延时以及各路分频时钟信号相位间隔较小的情况。路分频时钟信号相位间隔较小的情况。路分频时钟信号相位间隔较小的情况。

【技术实现步骤摘要】
一种多相位时钟产生电路及模数转换器


[0001]本专利技术涉及一种时钟产生电路,尤其是一种多相位时钟产生电路及模数转换器。

技术介绍

[0002]模数转换器(Analog

to

Digital Converters,ADC)是实现由模拟信号到数字信号转换的电路,以实现用数字信号处理器处理自然界中的模拟信号,其具有非常广泛的应用领域和前景。为了提高ADC的采样速率,业界开发出了一种多路时间交织架构的ADC。而在多路时间交织架构ADC中,其所采用的多相位时钟产生电路对实现其功能和保证其性能具有至关重要的作用。
[0003]其中,为了确定多路时钟信号的相位顺序关系,业界一般采用基于触发器的移位寄存方式。假设多路时间交织架构ADC的系统主时钟为CK_master,多相位时钟之间的相位延迟均与CK_master的周期有关。
[0004]请参阅图1、2所示,其图示了一种由4个D触发器(DFF,D Flip

Flop)10

构成的移位寄存器链100

以及其理想状态下的输出时序。如图所示,其中CK4_IP、CK4_QP、CK4_IN、CK4_QN是系统主时钟CK_master的4分频时钟,各分频时钟信号前后相位差为90
°
,即第一位的分频时钟信号CK4_IP和第二位的分频时钟信号CK4_QP的相位差为90
°
,各个分频时钟信号彼此间的延迟为一个系统主时钟周期。CK16_IN是系统主时钟的16分频,其占空比为1:4。
[0005]进一步的,在由所述4个D触发器10

组成移位寄存器链100

中,CK16_IN作为输入信号,利用所述主时钟信号的4分频时钟信号CK4_IP、CK4_QP、CK4_IN、CK4_QN依次作为触发所述DFF的时钟信号,CK16<3:0>是输出时钟。假设所述D触发器的传播延迟(CK

>Q)为t
c

q
,建立时间为t
set

up
,则上述电路正确工作所要求的时序约束条件之一为:
[0006]t
c

q
+t
set

up
≤T
[0007]其中,T表示系统主时钟CK_master的周期。
[0008]为了方便分析,可忽略t
set

up
的影响,则所述D触发器的传播延迟需要小于一个系统主时钟周期。当系统主时钟频率较低时,这个条件比较容易满足。
[0009]但对于多路时间交织架构的ADC而言,其系统主时钟频率一般都比较高。例如,若系统主时钟频率为64GHz,则其主时钟周期为15.625ps,这会给时钟产生电路的正常工作带来很大挑战。如果D触发器的传播延迟大于一个系统主时钟周期,则无法得到正确的时序。请参阅图3所示,其图示了一种因所述D触发器传播延迟偏大而引发的错误时序。
[0010]如图3中所示,在CK4_IP上升沿触发下,输入时钟CK16_IN传输给CK16<0>。理想情况下,CK16<0>作为下一级触发器的输入,应该被与CK4_IP上升沿紧邻的CK4_QP上升沿采样。由于所述D触发器10

传播延迟的影响,导致CK16<0>上升沿与CK4_IP上升沿之间的间隔大于一个系统主时钟周期,于是CK16<0>无法被预期的CK4_QP上升沿采样,而被下一个上升沿采样,输出的CK16<1>与预期波形相差一个CK4_QP周期。还有一种情况是,所述D触发器10

的传播延时恰好是一个系统主时钟周期,使得CK16<0>的上升沿恰好与CK4_QP的上升沿同时出现,这样情况下由于无法满足建立时间或保持时间的要求,从而无法正确输出CK16<
1>。
[0011]因此,确有必要开发一种新型的时钟产生电路,来克服现有技术中的缺陷。

技术实现思路

[0012]本专利技术的目的在于针对现有技术中时钟产生电路的移位寄存器链,因其内部传播延迟偏大引发错误时序的问题,提供一种多相位时钟产生电路,其能够折衷考虑移位寄存器链内部不可避免的传播延时以及各路分频时钟信号相位间隔较小的情况。
[0013]为了实现上述目的,本专利技术的一个实施方式提供了一种多相位时钟产生电路,其包括移位寄存器链。其中所述移位寄存器链包括3个或以上数量的锁存器(Latch),这些锁存器分为至少2个分组,其中第一分组包括1个或以上数量的锁存器,第二分组包括2个或以上数量的锁存器;其中每一分组中相邻两锁存器间级联。
[0014]进一步的,在不同实施方式中,其中所述这些锁存器的分组数量,可以是2个、3个、4个、5个、6个、7个、8个或以上数量,具体分组数量可随需要而定,并无限定;且各个独立分组之间,其各自包括的锁存器的具体数量可以是相同的,也可以是不同的,具体也随需要而定,并无限定。
[0015]举例来讲,第一分组包括的锁存器的数量可以与第二分组包括的锁存器的数量相同,也可以不同,具体可随需要而定,并无限定。同样的情况也适用于3个分组、4个分组、5个分组、6个分组、7个分组、8个分组或是以上数量分组的情况。以下本文将给出一些对于分组方式的举例说明,但非限定。
[0016]其中,在一实施方式中,这些锁存器分为第一分组和第二分组,其中所述第一分组包括偶数个锁存器,所述第二分组包括偶数个锁存器。例如,两分组包括的锁存器的数量是相同的,具体可以是2、4、6、8、10、12、14、16、18、20、22、24、26、28、30、32

64、66、68

124、126、128

254、256、258等等,但不限于。
[0017]进一步的,在不同实施方式中,这些锁存器分为第一分组和第二分组,其中所述第一分组包括2的幂次方个锁存器,所述第二分组包括2的幂次方个锁存器。例如,两分组包括的锁存器的数量是相同的,具体可以是2、4、8、16、32、64、128、256等等,但不限于。
[0018]进一步的,在不同实施方式中,这些锁存器分为第一分组和第二分组,其中所述第一分组包括2个锁存器,所述第二分组包括3个锁存器。在又一实施方式中,其中所述第一分组包括4个锁存器,所述第二分组包括6个锁存器。在又一实施方式中,其中所述第一分组包括8个锁存器,所述第二分组包括12个锁存器。
[0019]进一步的,在又一实施方式中,这些锁存器分为第一分组、第二分组和第三分组,其中所述第一分组包括1个锁存器,所述第二分组包括2本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多相位时钟产生电路,其包括移位寄存器链;其特征在于:其中所述移位寄存器链包括3个或以上数量的锁存器,这些锁存器分为至少2个分组,其中第一分组包括1个或以上数量的锁存器,第二分组包括2个或以上数量的锁存器;其中每一分组中相邻两锁存器间级联。2.根据权利要求1所述的多相位时钟产生电路;其特征在于:其中所述第一分组包括偶数个锁存器,所述第二分组包括偶数个锁存器。3.根据权利要求1所述的多相位时钟产生电路;其特征在于:其中每一分组内相邻两锁存器各自输入的触发时钟信号间的延迟至少大于一个其所在系统的系统主时钟周期。4.根据权利要求1所述的多相位时钟产生电路;其特征在于:其中各分组锁存器输入的触发时钟信号为其所在系统主时钟信号的分频时钟信号,所述分频时钟信号按先后相位顺序对各分组的锁存器进行依次交替输入,用作所述各分组锁存器的输入触发时钟信号。5.根据权利要求1所述的多相位时钟产生电路;其特征在于:其中所述移位寄存器链包括6个或以上偶数数量的锁存器,这些锁存器两两组合成3个或以上数量的触发器,这些触发器分为至少两个分组;其中第一分...

【专利技术属性】
技术研发人员:周磊武锦
申请(专利权)人:苏州迅芯微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1