信号处理电路及语音识别电路制造技术

技术编号:32305366 阅读:17 留言:0更新日期:2022-02-12 20:22
本申请涉及一种信号处理电路及语音识别电路,信号处理电路包括模数转换器,模数转换器包括模拟积分器、模数转换电路、第一数字累加器、第二数字累加器、数字量化器、数字滤波器及数模转换电路;模拟积分器、模数转换电路、第一数字累加器、第二数字累加器、数字量化器及数字滤波器依次连接,数模转换电路分别与模拟积分器及数字量化器连接;上述的信号处理电路的面积及功耗较小。的面积及功耗较小。的面积及功耗较小。

【技术实现步骤摘要】
信号处理电路及语音识别电路


[0001]本申请涉及集成电路
,具体地讲,涉及一种信号处理电路及语音识别电路。

技术介绍

[0002]语音芯片的前置信号处理电路的作用是把模拟的音频信号转换为数字信号。前置信号处理电路通常包括自动增益控制电路、模数转换电路及时钟。但传统的前置信号处理电路的模数转换电路中的模拟电路部分占用的面积较大,功耗较高,导致信号处理电路的面积较大,功耗较高。

技术实现思路

[0003]鉴于此,本申请提出一种信号处理电路及语音识别电路,能够减小信号处理电路的面积及功耗。
[0004]一种信号处理电路,包括:
[0005]模数转换器,包括模拟积分器、模数转换电路、第一数字累加器、第二数字累加器、数字量化器、数字滤波器及数模转换电路;所述模拟积分器、所述模数转换电路、所述第一数字累加器、所述第二数字累加器、所述数字量化器及所述数字滤波器依次连接,所述数模转换电路分别与所述模拟积分器及所述数字量化器连接;
[0006]所述模拟积分器用于接收模拟语音信号并对所述模拟语音信号进行积分,以输出模拟积分信号;
[0007]所述模数转换电路用于对所述模拟积分信号进行模数转换,以输出数字输出信号;
[0008]所述第一数字累加器及所述第二数字累加器依次对所述数字输出信号进行加减处理,以输出累加输出信号;
[0009]所述数字量化器用于将所述累加输出信号截断,以输出量化输出信号;
[0010]所述数字滤波器用于对所述量化输出信号进行滤波,以输出数字语音信号;
[0011]所述数模转换电路用于对所述量化输出信号进行数模转换,以输出模拟量化信号至所述模拟积分器,以使得所述模拟积分器抑制所述数字量化器产生的量化噪声。
[0012]上述的信号处理电路,采用第一数字累加器及第二数字累加器替代模拟积分器,且采用数字量化器替代模拟量化器,从而能够减小信号处理电路的面积,降低信号处理电路的功耗,节约成本,且数字电路可以提高信号处理的准确性及可靠性。
[0013]在其中一个实施例中,所述第一数字累加器及所述第二数字累加器均为16位数字累加器,所述第一数字累加器及所述第二数字累加器的面积为190平方微米~210平方微米,所述第一数字累加器及所述第二数字累加器的功耗为4.5微安~5.5微安。
[0014]在其中一个实施例中,所述第一数字累加器及所述第二数字累加器分别与所述数字量化器连接,所述第一数字累加器及所述第二数字累加器还用于抑制所述数字量化器产
生的量化噪声。
[0015]在其中一个实施例中,所述16位数字累加器包括16个触发器及16个全加器。
[0016]在其中一个实施例中,还包括时钟电路,所述时钟电路分别与所述模数转换电路及所述数模转换电路连接,用于为所述模数转换电路及所述数模转换电路提供时钟信号。
[0017]在其中一个实施例中,所述时钟电路为全数字锁频环。
[0018]在其中一个实施例中,所述模拟积分器的面积为2990平方微米~3010平方微米,功耗为33.5微安~34.5微安。
[0019]在其中一个实施例中,所述模数转换电路的面积为1990平方微米~2010平方微米,功耗为9.5微安~10.5微安。
[0020]在其中一个实施例中,所述数模转换电路的面积为440平方微米~460平方微米,功耗为3.5微安~4.5微安。
[0021]一种语音识别电路,包括自动增益控制电路、语音芯片及上述的信号处理电路,所述自动增益控制电路用于接收待处理语音信号并对所述待处理语音信号进行放大处理,以输出所述模拟语音信号;所述语音芯片用于将所述数字语音信号转换成语音信号。
附图说明
[0022]为了更清楚的说明本申请实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0023]图1为传统的模数转换电路的原理框图;
[0024]图2为本申请一实施例中的信号处理电路的原理框图;
[0025]图3为本申请一实施例中的模拟积分器的电路图;
[0026]图4为本申请一实施例中的16位数字累加器的电路图;
[0027]图5为本申请一实施例中的语音识别电路的原理框图。
具体实施方式
[0028]为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
[0029]除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的
的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
[0030]为了识别接收到的模拟语音信号,语音识别电路中通常需要设置前置信号处理电路,前置信号处理电路包括自动增益控制电路、模数转换电路及时钟电路。
[0031]请参考图1,传统的模数转换电路包括两个模拟积分器101、模拟量化器102、数字滤波器103及两个数模转换电路104。模数转换电路中的模拟电路部分占用的面积较大,功耗较高。传统的语音识别电路采用模拟锁相环105作为时钟电路,面积较大,功耗较高。
[0032]请参考图2,本申请实施例提供一种信号处理电路200,信号处理电路200包括模数转换器201。模数转换器201包括模拟积分器21、模数转换电路22、第一数字累加器23、第二数字累加器24、数字量化器25、数字滤波器26及数模转换电路27。模拟积分器21、模数转换电路22、第一数字累加器23、第二数字累加器24、数字量化器25及数字滤波器26依次连接,数模转换电路27分别与模拟积分器21及数字量化器25连接。模拟积分器21用于接收模拟语音信号并对模拟语音信号进行积分,以输出模拟积分信号。模数转换电路22用于对模拟积分信号进行模数转换,以输出数字输出信号。第一数字累加器23及第二数字累加器24依次对数字输出信号进行加减处理,以输出累加输出信号。数字量化器25用于将累加输出信号截断,以输出量化输出信号。数字滤波器26用于对量化输出信号进行滤波,以输出数字语音信号。数模转换电路27用于对量化输出信号进行数模转换,以输出模拟量化信号至模拟积分器21,以使得模拟积分器21抑制数字量化器25产生的量化噪声。
[0033]本申请实施例的信号处理电路200,采用第一数字累加器23及第二数字累加器24替代模拟积分器21,且采用数字量化器25替代模拟量化器,从而能够减小信号处理电路200的面积,降低信号处理电路200的功耗,节约成本,且数字电路可以提高信号处理的准确性及可靠性。
[0034]请参考图3,模拟本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种信号处理电路,其特征在于,包括:模数转换器,包括模拟积分器、模数转换电路、第一数字累加器、第二数字累加器、数字量化器、数字滤波器及数模转换电路;所述模拟积分器、所述模数转换电路、所述第一数字累加器、所述第二数字累加器、所述数字量化器及所述数字滤波器依次连接,所述数模转换电路分别与所述模拟积分器及所述数字量化器连接;所述模拟积分器用于接收模拟语音信号并对所述模拟语音信号进行积分,以输出模拟积分信号;所述模数转换电路用于对所述模拟积分信号进行模数转换,以输出数字输出信号;所述第一数字累加器及所述第二数字累加器依次对所述数字输出信号进行加减处理,以输出累加输出信号;所述数字量化器用于将所述累加输出信号截断,以输出量化输出信号;所述数字滤波器用于对所述量化输出信号进行滤波,以输出数字语音信号;所述数模转换电路用于对所述量化输出信号进行数模转换,以输出模拟量化信号至所述模拟积分器,以使得所述模拟积分器抑制所述数字量化器产生的量化噪声。2.根据权利要求1所述的信号处理电路,其特征在于,所述第一数字累加器及所述第二数字累加器均为16位数字累加器,所述第一数字累加器及所述第二数字累加器的面积为190平方微米~210平方微米,所述第一数字累加器及所述第二数字累加器的功耗为4.5微安~5.5微安。3.根据权利要求1所述的信号处理电路,其特征在于,所述第一数字累加器及所述第二数字累加...

【专利技术属性】
技术研发人员:张钟宣王浩宇
申请(专利权)人:杭州智芯科微电子科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1