射频模块的封装结构及其制造方法技术

技术编号:3170543 阅读:160 留言:0更新日期:2012-04-11 18:40
一种射频模块的封装结构及其制造方法。封装结构包括一多层电路基板、一第一晶粒、一第二晶粒、数个焊料凸块、一第一封胶体和一第二封胶体。基板包括一含金属的中间层,且具有相对的一第一面和一第二面。第一和第二晶粒分别设置于第一面及第二面上,并分别电性连接于基板。第一封胶体设置于第一面上,并覆盖住第一晶粒。焊料凸块设置于第二面上,且分别经由基板而电性连接于第一与第二晶粒。第二封胶体设置于第二面上。其中,第二封胶体覆盖住第二晶粒且包围焊料凸块的侧壁,且焊料凸块的表面裸露于该第二封胶体外。

【技术实现步骤摘要】

本专利技术是有关于一种封装结构及其制造方法,且特别是有关于一种射频模块 的封装结构及其制造方法。
技术介绍
一般而言,射频模块包括有射频组件与基频组件。然而,为了避免射频组件 与基频组件相互干扰,故在传统上,常以并排式(side by side)的多芯片模块封装 (Multi-chip module package, MCM)来解决此问题。但是,这一种封装结构具有模块 面积较大的缺点,使得产品失去市场竞争力。除了并排式结构之外,传统上也有使用 堆栈(die stacked)的方式来封装射频组件与基频组件。请参照图1,其绘示一种传 统堆栈封装射频模块的示意图。如图1所示,传统堆栈封装射频模块的封装结构100 在上、下两片晶粒110和120之间加入一金属盖115,以形成电磁屏蔽的效果,来避 免晶粒110和120相互干扰。但是,这一种封装结构具有模块厚度较厚的缺点。而且, 提供金属盖所须的成本及其所须搭配的制程,也会造成生产成本大幅增加,使得产品 失去市场竞争力。
技术实现思路
本专利技术是有关于一种。基频组件与射频组 件分设于多层电路基板的第一面与第二面,而此多层电路基板至少具有一含金属的中 间层,以达到电磁屏蔽的功能。此外,焊料凸块的一表面裸露于第二封胶体外,使得 封装结构可通过一输入/输出座板连接此些焊料凸块,进而可电性连接于一外部电路。 于此,本专利技术提出的封装结构具有薄型化、易客制化模块的优点,进而提升其产品的 市场价值。本专利技术提出一种射频模块的封装结构的制造方法,其包括下列步骤。首先, 提供一多层电路基板,此基板包括一含金属的中间层并具有相对的一第一面和一第二 面。接着,设置一第一晶粒于第一面上,使得第一晶粒电性连接于基板。然后,形成一第一封胶体于第一面上,以覆盖住第一晶粒。再来,设置一第二晶粒于第二面上, 使得第二晶粒电性连接于基板。接着,设置数个焊料凸块于第二面上,使得此些焊料 凸块分别经由基板电性连接至第一晶粒与第二晶粒。然后,形成一封胶于第二面上, 以覆盖住第二晶粒和此些焊料凸块。之后,部分切除封胶,以形成一第二封胶体覆盖 住第二晶粒,且焊料凸块的表面裸露于该第二封胶体外。本专利技术提出一种射频模块的封装结构,其包括一多层电路基板、 一第一晶粒、 一第二晶粒、数个焊料凸块、 一第一封胶体和一第二封胶体。基板包括一含金属的中 间层,且具有相对的一第一面和一第二面。第一晶粒和第二晶粒分别设置于第一面及 第二面上,并分别电性连接于基板。第一封胶体设置于第一面上,并覆盖住第一晶粒。 焊料凸块设置于第二面上,且分别经由基板而电性连接于第一晶粒与第二晶粒。第二 封胶体设置于第二面上。其中,第二封胶体覆盖住第二晶粒且包围这些悍料凸块的侧 壁,使得焊料凸块的一表面裸露在该第二封胶体外。为让本专利技术的上述内容能更明显易懂,下文特举较佳实施例,并配合所附图 式,作详细说明如下-附图说明图1绘示一种传统堆栈封装射频模块的示意图。图2A 2J分别绘示依照本专利技术一较佳实施例的制造射频模块的封装结构的 各步骤的示意图。具体实施方式本专利技术有关于一种。基频组件与射频组件分别 设置于多层电路基板的第一面与第二面,而此多层电路基板至少具有一含金属的中间 层,以达到电磁屏蔽的功能。此外,在制造方法上,经过一部分切除的步骤,使得焊 料凸块的一表面裸露于第二封胶体外。如此,将可以使用一输入/输出座板与焊料凸 块电性连接,使得封装结构通过输入/输出座板而与一外部电路电性连接。于此,本 专利技术提出的封装结构具有薄型化、易客制化模块的优点,进而提升其产品的市场价值。以下提出一较佳实施例,并配合图标作本专利技术的说明。然而,实施例与图标所提 出的射频模块的封装结构与制程步骤仅为举例说明之用,并非对本专利技术欲保护的范围 做限縮。〈射频模块的封装结构的制造方法〉依照本专利技术一较佳实施例的射频模块的封装结构,兹详细说明如下,以作为 熟悉此
者据以实施的参考。另外,实施例中的图标亦省略不必要的组件,以 利清楚显示本专利技术的技术特点。请参照图2A 2J,其分别绘示依照本专利技术一较佳实 施例的制造射频模块的封装结构的各步骤的示意图。首先,如图2A所示,提供一多层电路基板210,其至少包括一含金属的中间 层215,并具有相对的一第一面210a和一第二面210b。接着,如图2B所示,设置一第一晶粒220于第一面210a上,且使得第一晶 粒220电性连接于基板210。在电性连接的方式上,可以如图所示通过数条金线225 而电性连接第一晶粒220与基板210。或者,也可以使用覆晶接合的方式,使第一晶 粒220与基板210具电性连接。于此,本专利技术不对第一晶粒220与基板210的连接方 式多作限制。然后,如图2C所示,形成一第一封胶体230于第一面210a上,以覆盖住第 一晶粒220。再来,如图2D所示,设置一第二晶粒240于第二面210b上,且电性连接第 二晶粒240于基板210。同样地,在电性连接的方式上,可以如图所示通过数条金线 245而电性连接第二晶粒240与基板210。或者,也可以使用覆晶接合的方式,使第 二晶粒240与基板210具电性连接。于此,本专利技术亦不多作限制。接着,如图2E所示,设置数个焊料凸块250于第二面210b上,此些焊料凸 块250分别经由基板210而电性连接于第一晶粒220与第二晶粒240。其中,这些焊 料凸块250较佳且非限定地可以由锡膏(solder paste)来构成。然后,如图2F所示,形成一封胶260于第二面210b上,以覆盖住第二晶粒 240和此些焊料凸块250。之后,如图2G所示,部分切除封胶260,以形成一第二封胶体260'覆盖住 第二晶粒240。此步骤例如为一半切制程(half cut),而且经此部分切除的步骤后, 焊料凸块250'的一表面250' a裸露于第二封胶体260,外。并且,经部分切除封胶 260之后所形成的第二封胶体260'具有至少一凸部260, p,凸部260' p的位置实 质上对应至第二晶粒240。接着,如图2H所示,提供一输入/输出座板(I/O frame board) 270。且此座板270具有可容置凸部260' p的开口 270h,且开口 270h的一深度d大于等于凸部260' p的一厚度t。并在此步骤中,基板210将设置于输入/输出座板270上,而输入/输出座板270例如为一双层电路基板,其可以用来电性连接基板210上的焊料凸 块250'于一外部电路。而且,基板210以第二面210b朝下的方式,通过焊料凸块 250'而焊于输入/输出座板270上,以使得输入/输出座板270透过焊料凸块250' 而电性连接至第一晶粒220和第二晶粒240。之后,如第2I 2J图所示,切割(sawing)完成上述步骤的基板210与输入/ 输出座板270,以形成数个射频模块的封装结构200。于此切割步骤中所形成的封装 结构200包括一个输入/输出基体(1/0 block) 270,。如此一来,封装结构200将可 通过输入/输出基体270'与一外部电路电性连接。其中,在本专利技术的实施例中,由于焊料凸块250'可以通过输入/输出基体 270'而与一外部电路电性连接(请参照图2J)。故相较于习知技术使用焊球作电性连 接的结构,本专利技术的焊本文档来自技高网
...

【技术保护点】
一种射频模块的封装结构的制造方法,包括:    提供一多层电路基板,该基板包括一含金属的中间层,并具有相对的一第一面和一第二面;    设置一第一晶粒于该第一面上,使得该第一晶粒电性连接于该基板;    形成一第一封胶体于该第一面上,以覆盖住该第一晶粒;    设置一第二晶粒于该第二面上,使得该第二晶粒电性连接于该基板;    设置多个焊料凸块于该第二面上,使得该些焊料凸块分别经由该基板电性连接至该第一晶粒与该第二晶粒;    形成一封胶于该第二面上,以覆盖住该第二晶粒和该些焊料凸块;和    部分切除该封胶,以形成一第二封胶体覆盖住该第二晶粒,且该些焊料凸块的表面裸露于该第二封胶体外。

【技术特征摘要】
1.一种射频模块的封装结构的制造方法,包括提供一多层电路基板,该基板包括一含金属的中间层,并具有相对的一第一面和一第二面;设置一第一晶粒于该第一面上,使得该第一晶粒电性连接于该基板;形成一第一封胶体于该第一面上,以覆盖住该第一晶粒;设置一第二晶粒于该第二面上,使得该第二晶粒电性连接于该基板;设置多个焊料凸块于该第二面上,使得该些焊料凸块分别经由该基板电性连接至该第一晶粒与该第二晶粒;形成一封胶于该第二面上,以覆盖住该第二晶粒和该些焊料凸块;和部分切除该封胶,以形成一第二封胶体覆盖住该第二晶粒,且该些焊料凸块的表面裸露于该第二封胶体外。2. 根据权利要求l所述的制造方法,其特征在于,经部分切除的该步骤所 形成的该第二封胶体具有至少一凸部,该凸部的位置实质上对应至该第二晶粒,该制 造方法更包括提供一输入/输出座板(1/0 frame board),且该输入/输出座板具有可容置该 第二封胶体的至少该凸部的至少一开口,且该开口的一深度大于等于该第二封胶体的 该凸部的一厚度;和设置该基板于该输入/输出座板(I/O frame board)上,其中该输入/输出座板用以电性连接该基板的该些焊料凸块于一外部电路。3. 根据权利要求2所述的制造方法,其特征在于,在设置该基板的该步骤 中,使该基板的该第二面朝下且通过该些焊料凸块将该基板焊于该输入/输出座板上, 以使得该输入/输出座板透过该些焊料凸块电性连接至该第一晶粒和该第二晶粒。4. 根据权利要求l所述的制造方法,其特征在于,在提供该基板的该步骤 中,该含金属的中间层为一接...

【专利技术属性】
技术研发人员:陈建成
申请(专利权)人:日月光半导体制造股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利