图像处理电路和图像数据处理方法、电光装置以及电子装置制造方法及图纸

技术编号:3033302 阅读:136 留言:0更新日期:2012-04-11 18:40
本发明专利技术的课题是一种图像处理电路和图像数据处理方法、电光装置以及电子装置。其中,图像数据Da由延迟单元Ud延迟后,作为图像数据Db输出。第1校正单元Uh1根据将图像数据Da与图像数据Db之差对1个单位时间求平均得到的第1平均化数据Dw1生成第1校正数据Dh1。第2校正单元Uh2根据将图像数据Da与基准数据Dref之差对1个单位时间求平均得到的第2平均化数据Dw2生成第2校正数据Dh2。减法电路45从图像数据Da中减去第1和第2校正数据Dh1、Dh2,生成已校正的图像数据Dout。这样,顺序选择包括多条数据线的每个个块进行显示时,便可消除块重影。(*该技术在2021年保护过期,可自由使用*)

Image processing circuit and image data processing method, electro-optical device, and electronic device

The present invention relates to an image processing circuit and an image data processing method, an electro-optical device and an electronic device. Among them, the image data Da delayed by the delay unit Ud, as the output of the image data Db. First correction unit Uh1 generates a first correction data Dh1 based on the average of the data obtained by averaging the image data Da with the difference of the image data Db for the 1 unit time Dw1. Second correction unit Uh2 generates a second correction data Dh2 based on the average of the data obtained by averaging the image data Da with the difference of the reference data Dref to the 1 unit time Dw2. The subtraction circuit 45 subtracts the first and the second correction data Dh1 and Dh2 from the image data Da to generate the corrected image data Dout. In this way, the block selection can be eliminated when each block of a plurality of data lines is displayed.

【技术实现步骤摘要】

技术介绍
专利
本专利技术涉及适合于分割为多个系统,同时以预定的定时将时间轴延长,在每单位时间维持恒定的信号电平的各图像信号供给各数据线的电光装置中使用的图像处理电路和图像数据处理方法、使用该图像处理电路的电光装置以及电子装置。相关技术描述下面,参照图11和图12说明现有的电光装置,例如有源矩阵型的液晶显示装置。首先,如图11所示,现有的液晶显示装置由液晶显示面板100、定时电路200和图像信号处理电路300构成。其中,定时电路200输出各部分使用的定时信号(根据需要将在后面说明)。另外,图像信号处理电路300内部的D/A变换电路301将从外部装置供给的图像数据Da从数字信号变换为模拟信号后,作为图像信号VID而输出。此外,相展开电路302在输入1个系统的图像信号时,将其展开为N相(图中,N=6)的图像信号而输出。这里,将图像信号展开为N相的理由,是为了在后面所述的取样电路中将供给薄膜晶体管(Thin FilmTransistor以下,称为「TFT」)的图像信号的供给时间延长,从而充分确保TFT面板的数据信号的取样时间和充放电时间。另一方面,放大/反相电路303在以下的条件下使图像信号的极性反相,并在适当地放大后作为进行了相展开的图像信号VID1~VID6供给液晶显示面板100。这里,所谓极性反相,就是以图像信号的振幅中心电位为基准电位,使该电压电平交替地反相。另外,关于是否发生反相,根据数据信号的供给方式是①扫描线单位的极性反相、还是②数据信号线单位的极性反相、或者③像素单位的极性反相而决定,该反相周期设定为1个水平扫描期间或点时钟周期。下面,说明液晶显示面板100。该液晶显示面板100是元件基板与对置基板保持一定间隙相向配置并将液晶封入该间隙中的结构。这里,元件基板和对置基板由石英基板或硬质玻璃等构成。其中,在元件基板上,在图12中沿X方向平行地排列形成多条扫描线112,另外,沿与之正交的Y方向平行地形成多条数据线114。这里,各数据线114以6条为单位划分块,将它们称为块B1~Bm。下面,为了便于说明,在指一般的数据线时,将其符号表示为114,但在指特定的数据线时,就将其符号表示为114a~114f。在这些扫描线112与数据线114的各交叉点,作为开关元件,例如各TFT116的栅极与扫描线112连接,另一方面,TFT116的源极与数据线114连接,同时,TFT116的漏极与像素电极118连接。并且,各像素由像素电极118、在对置基板上形成的公用电极和夹在两电极间的液晶构成,在扫描线112与数据线114的各交叉点,排列成矩阵状。除此之外,保持电容(图中未示出)在与各像素电极118连接的状态下形成。扫描线驱动电路120在元件基板上形成,根据定时电路200的时钟信号CLY及其反相时钟信号CLYinv、传输启动脉冲DY等顺序向各扫描线112输出脉冲式的扫描信号。详细而言,就是扫描线驱动电路120按照时钟信号CLY及其反相时钟信号CLYinv使在垂直扫描期间的开始供给的传输启动脉冲DY顺序移位后作为扫描线信号而输出,并据此顺序选择各扫描线112。另一方面,取样电路130在各数据线114的一端对各数据线114配备取样用的开关131。该开关131由在相同的元件基板上形成的TFT构成,图像信号VID1~VID6经图像信号供给线L1~L6输入到该开关131的源极。而且,与块B1的数据线114a~114f连接的6个开关131的栅极与供给取样信号S1的信号线连接,与块B2的数据线114a~114f连接的6个开关131的栅极与供给取样信号S2的信号线连接,以下一样,与块Bm的数据线114a~114f连接的6个开关131的栅极与供给取样信号Sm的信号线连接。这里,取样信号S1~Sm分别是在水平有效显示期间内用于按各个块对图像信号VID1~VID6进行取样的信号。另外,移位寄存器电路140在相同的元件基板上形成,根据定时电路200的时钟信号CLX及其反相时钟信号CLXinv和传输启动脉冲DX等顺序输出取样信号S1~Sm。详细而言,就是移位寄存器电路140按照时钟信号CLX及其反相时钟信号CLXinv使在水平扫描期间的开始供给的传输启动脉冲DX顺序移位后,作为取样信号S1~Sm顺序输出。在这样的结构中,在输出取样信号S1时,对属于块B1的6条数据线114a~114f分别对图像信号VID1~VID6取样,这些图像信号VID1~VID6分别由该TFT116写入现时刻的选择扫描线的6个像素。此后,在输出取样信号S2时,这次就对属于块B2的6条数据线114a~114f分别对图像信号VID1~VID6取样,这些图像信号VID1~VID6分别由该TFT116写入该时刻的选择扫描线的6个像素。以下,同样在顺序输出取样信号S3、S4、…、Sm时,就对属于块B3、B4、…、Bm的6条数据线114a~114f分别对图像信号VID1~VID6取样,这些图像信号VID1~VID6分别写入该时刻的选择扫描线的6个像素。而且,此后选择下一条扫描线,在块B1~Bm中反复进行同样的写入。在该驱动方式中,驱动控制取样电路130的开关131的移位寄存器电路140的级数,与按点顺序驱动各数据线的方式相比,减少为1/6。此外,应供给移位寄存器电路140的时钟信号CLX及其反相时钟信号CLXinv的频率也用1/6即可,所以,在级数减少的同时,还可以实现低功耗。专利技术概述但是,在将1个系统的图像信号相展开为多个系统、使用多个系统的图像信号驱动液晶显示面板的方式中,存在显示的灰度偏离按块单位本来应显示的灰度的问题(以下,将该现象称为块重影)。例如,在按常白模式工作的液晶显示面板中,如图13(A)所示,1个画面由块B1~B7构成,设在块B1~B3以及块B4的区域b41中显示黑、而在块B4的区域b42和块B5、B6以及B7中显示中间灰度时,则区域b42就比中间灰度度明亮一些,而下一个块B5就比中间灰度暗一些。本专利技术者对于这样的块重影反复进行试验研究的结果,发现其主要的原因在于以下2点。首先,在图12所示的液晶显示面板100中,第i个块Bi的等效电路如图14所示。该图中,R是对置电极(公用电极)的等效电阻。另外,由于液晶夹在图像信号供给线L1~L6与对置电极之间,所以产生了寄生电容。Cxa~Cxf作为等效电容表示该寄生电容。此外,131a~131f是与各图像信号供给线L1~L6对应的取样用的各开关131。而Cya~Cyf作为等效电容表示数据线114a~114f的寄生电容(主要在与对置电极间发生)以及像素电容。第1个原因在于,由于由等效电容Cxa~Cxf和电阻R形成微分电路,所以,在图像信号VID1~VID6输入到液晶显示面板100时,在对置电极上就发生与图像信号VID1~VID6的电压变化量相应的波形。第2个原因是伴随选择块Bi时电荷的充放电的对置电极的电压变化。即,在选择了块Bi而开关131a~131f成为导通状态时,从初始电压Vs(在块Bi的选择期间的开始时刻的等效电容Cya~Cyf与开关113a~113g的各连接点的电压)到成为图像信号VID1~VID6的电压的期间,电荷向等效电容Cya~Cyf进行充放电。第2个原因在于,由于这时的充放电电流而在对置电极上产生本文档来自技高网...

【技术保护点】
一种在电光装置中使用的图像处理电路,它具有多条扫描线;多条数据线;与上述各扫描线和上述各数据线的交叉点相对应设置的开关元件;以及与上述开关元件电连接的像素电极,其特征在于,具有: 将从外部供给的图像数据延迟单位时间后作为延迟图像数据输出的延迟电路; 根据将上述图像数据与上述延迟图像数据之差对上述每单位时间求平均而得到的数据生成第1校正数据的第1校正数据生成单元; 根据将上述图像数据与预定的基准数据之差对上述每单位时间求平均而得到的数据生成第2校正数据的第2校正数据生成单元; 根据上述第1校正数据和上述第2校正数据校正上述延迟图像数据从而生成已校正的图像数据的校正单元;以及 将上述已校正的图像数据分割为多个相展开图像信号并供给上述多条数据线的相展开电路。

【技术特征摘要】
JP 2001-7-12 212084/01;JP 2000-8-28 257888/001.一种在电光装置中使用的图像处理电路,它具有多条扫描线;多条数据线;与上述各扫描线和上述各数据线的交叉点相对应设置的开关元件;以及与上述开关元件电连接的像素电极,其特征在于,具有将从外部供给的图像数据延迟单位时间后作为延迟图像数据输出的延迟电路;根据将上述图像数据与上述延迟图像数据之差对上述每单位时间求平均而得到的数据生成第1校正数据的第1校正数据生成单元;根据将上述图像数据与预定的基准数据之差对上述每单位时间求平均而得到的数据生成第2校正数据的第2校正数据生成单元;根据上述第1校正数据和上述第2校正数据校正上述延迟图像数据从而生成已校正的图像数据的校正单元;以及将上述已校正的图像数据分割为多个相展开图像信号并供给上述多条数据线的相展开电路。2.如权利要求1所述的图像处理电路,其特征在于上述第1校正数据生成单元具有将上述图像数据与上述延迟图像数据之差作为第1差值数据进行计算的第1减法电路;将上述第1差值数据对上述每单位时间求平均而生成第1平均化数据的第1平均化电路;以及将一个系数与上述第1平均化数据相乘生成第1校正数据的第1系数电路。3.如权利要求2所述的图像处理电路,其特征在于上述第1平均化电路具有将上述第1差值数据对上述每单位时间进行累加的累加电路以及用分割上述输入图像信号的分割数去除累加结果的除法电路。4.如权利要求1所述的图像处理电路,其特征在于上述第2校正数据生成单元具有将上述图像数据与上述基准数据之差作为第2差值数据进行计算的第2减法电路;将上述第2差值数据对上述每单位时间求平均而生成第2平均化数据的第2平均化电路;以及将一个系数与上述第2平均化数据相乘生成第2校正数据的第2系数电路。5.如权利要求4所述的图像处理电路,其特征在于上述第2平均化电路具有将上述第2差值数据对上述每单位时间进行累加的累加电路以及用分割上述输入图像信号的分割数去除累加计算结果的除法电路。6.如权利要求1所述的图像处理电路,其特征在于上述基准数据是与加到具有上述像素电极、与像素电极相向的对置电极和电光物质的像素电容上的初始电压相对应的数据。7.如权利要求1所述的图像处理电路,其特征在于上述基准数据是加到具有上述像素电极、与像素电极相向的对置电极和电光物质的像素电容上的预充电电压。8.如权利要求2所述的图像处理电路,其特征在于进而具有按照取样信号对上述各相展开图像信号进行取样并供给上述数据线的多个开关元件和将上述各图像信号供给上述开关元件的各图像信号供给线,上述第1系数电路的第1系数根据至少依附于上述各图像信号供给线的寄生电容分量和对置电极的电阻分量来决定。9.如权利要求4所述的图像处理电路,其特征在于上述第2系数电路的第2系数根据至少依附于上述各数据线的寄生电容分量和对置...

【专利技术属性】
技术研发人员:青木透
申请(专利权)人:精工爱普生株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1