【技术实现步骤摘要】
存储器设备及其操作方法相关申请的交叉引用本申请要求于2019年10月28日在韩国知识产权局提交的韩国专利申请第10-2019-0134761号的优先权,其全部公开内容通过引用并入本文。
本公开涉及一种电子设备,更具体地,涉及一种存储器设备和操作该存储器设备的方法。
技术介绍
存储设备是在诸如计算机、智能电话或智能平板的主机设备的控制下存储数据的设备。存储设备包括将数据存储在诸如硬盘驱动器(HDD)的磁盘中的设备、将数据存储在半导体存储器(诸如固态驱动器(SSD))或存储卡、特别是非易失性存储器中的设备。存储设备可以包括存储数据的存储器设备、和控制数据在存储器设备中的存储的存储器控制器。存储器设备可以被分类为易失性存储器或非易失性存储器。这里,非易失性存储器包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EPM)、闪存、相变RAM(PRAM)、磁RAM(MRAM)、电阻式RAM(RRAM)、铁电RAM(FRAM)等。
技术实现思路
r>根据本公开的实施本文档来自技高网...
【技术保护点】
1.一种包括多个存储器单元的存储器设备,所述存储器设备包括:/n命令接口逻辑,被配置为对从所述存储器设备的外部接收的命令进行编码以产生编码信号;/n多微控制器电路,包括主微控制器和子微控制器,所述多微控制器电路被配置为基于所述编码信号而输出用于对所述多个存储器单元执行操作的设置信号;以及/n只读存储器,被配置为输出与从所述多微控制器电路输出的ROM地址相对应的ROM数据,/n其中所述子微控制器被配置为在所述主微控制器的操作期间,接收从所述主微控制器输出的微输出信号,并且与所述主微控制器同时操作。/n
【技术特征摘要】
20191028 KR 10-2019-01347611.一种包括多个存储器单元的存储器设备,所述存储器设备包括:
命令接口逻辑,被配置为对从所述存储器设备的外部接收的命令进行编码以产生编码信号;
多微控制器电路,包括主微控制器和子微控制器,所述多微控制器电路被配置为基于所述编码信号而输出用于对所述多个存储器单元执行操作的设置信号;以及
只读存储器,被配置为输出与从所述多微控制器电路输出的ROM地址相对应的ROM数据,
其中所述子微控制器被配置为在所述主微控制器的操作期间,接收从所述主微控制器输出的微输出信号,并且与所述主微控制器同时操作。
2.根据权利要求1所述的存储器设备,其中所述只读存储器包括:
主只读存储器,被配置为存储与从所述主微控制器输出的主ROM地址相对应的数据;以及
子只读存储器,被配置为存储与从所述子微控制器输出的子ROM地址相对应的数据,
其中所述主ROM地址是对应于所述编码信号的地址,并且所述子ROM地址是对应于所述微输出信号的地址。
3.根据权利要求2所述的存储器设备,其中所述主微控制器被配置为:
将所述主ROM地址输出到所述主只读存储器;以及
从所述主只读存储器接收与所述主ROM地址相对应的所述数据。
4.根据权利要求3所述的存储器设备,其中所述主微控制器被配置为:当与所述主ROM地址相对应的所述数据是主ROM数据时,通过解码所述主ROM数据来输出所述设置信号。
5.根据权利要求3所述的存储器设备,其中所述主微控制器被配置为:当与所述主ROM地址相对应的所述数据是用于输出存储在所述主只读存储器中的主ROM数据的调用数据时,将与所述调用数据相对应的主ROM地址输出到所述主只读存储器。
6.根据权利要求3所述的存储器设备,其中所述主微控制器被配置为:当与所述主ROM地址相对应的所述数据是用于输出存储在所述子只读存储器中的子ROM数据的调用数据时,将所述微输出信号输出到所述子微控制器。
7.根据权利要求6所述的存储器设备,其中所述子微控制器被配置为:将与所述微输出信号相对应的子ROM地址输出到所述子只读存储器。
8.根据权利要求7所述的存储器设备,其中所述子微控制器被配置为:当所述子微控制器从所述子只读存储器接收与所述子ROM地址相对应的子ROM数据时,通过解码与所述子ROM地址相对应的所述子ROM数据来输出所述设置信号。
9.根据权利要求7所述的存储器设备,其中所述子微控制器被配置为:当所述调用数据相同时,将相同的所述子ROM地址输出到所述子只读存储器,以从所述子只读存储器接收相同的所述子ROM数据。
10.根据权利要求7所述的存储器设备,其中所述子微控制器被配置为:当所述调用数据不同时,将不同...
【专利技术属性】
技术研发人员:周炳仁,
申请(专利权)人:爱思开海力士有限公司,
类型:发明
国别省市:韩国;KR
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。