一种电路装置及电子设备制造方法及图纸

技术编号:27975270 阅读:26 留言:0更新日期:2021-04-06 14:09
本发明专利技术提供了一种电路装置及电子设备,属于网络设备的技术领域,解决了现有技术在SD控制器配置新的相关寄存器时存在控制器命令响应接收错误或数据传输错误的技术问题。一种电路装置,包括状态判断电路、写入电路和硬件逻辑电路;状态判断电路包括数据状态判断电路和命令状态判断电路;写入电路包括数据写入电路和命令写入电路;数据状态判断电路的第一输入端与硬件逻辑电路的数据线使能端相连,数据状态判断电路的第二输入端与总线使能端相连;命令状态判断电路的第一输入端与硬件逻辑电路的命令线使能端相连,命令状态判断电路的第二输入端与总线使能端相连;数据状态判断电路的输出端与数据写入电路的使能端相连。

【技术实现步骤摘要】
一种电路装置及电子设备
本专利技术涉及网络设备
,尤其是涉及一种电路装置及电子设备。
技术介绍
SD(SecureDigital)卡是一种基于半导体快闪记忆器的新一代记忆设备。其具有体积小、记忆容量高、数据传输率快、成本低、移动灵活且安全性高的特性,目前被越来越广泛地应用在PC机、数码相机、数码摄像机、手机等产品中。SD协议分为主机控制器协议和物理层协议,其中主机控制器协议定义了标准寄存器组及各种事务流程,物理层协议定义了各种命令、响应、帧格式、时序及电器特性等。一个典型的SD控制器,驱动负责配置寄存器及控制事务流程,硬件按照物理层格式负责命令、响应及数据的收发。对于命令事务流程,根据协议规定,在配置新的命令相关寄存器前,驱动要先读取控制器状态寄存器并判断控制器相关线路是否正在被占用,由于驱动是通过系统总线读取控制器相关寄存器,如果总线上数据传输错误或驱动执行程序判断错误,驱动有可能会在相关线路还在被占用的时候更新命令相关寄存器,这样可能会造成控制器命令响应接收错误或者数据传输错误。因此,现有技术在SD控制器配置新本文档来自技高网...

【技术保护点】
1.一种电路装置,其特征在于,包括状态判断电路、写入电路和硬件逻辑电路;/n所述状态判断电路包括数据状态判断电路和命令状态判断电路;/n所述写入电路包括数据写入电路和命令写入电路;/n所述数据状态判断电路的第一输入端与所述硬件逻辑电路的数据线使能端相连,所述数据状态判断电路的第二输入端与总线使能端相连;/n所述命令状态判断电路的第一输入端与所述硬件逻辑电路的命令线使能端相连,所述命令状态判断电路的第二输入端与总线使能端相连;/n所述数据状态判断电路的输出端与所述数据写入电路的使能端相连;/n所述命令状态判断电路的输出端与所述命令写入电路的使能端相连。/n

【技术特征摘要】
1.一种电路装置,其特征在于,包括状态判断电路、写入电路和硬件逻辑电路;
所述状态判断电路包括数据状态判断电路和命令状态判断电路;
所述写入电路包括数据写入电路和命令写入电路;
所述数据状态判断电路的第一输入端与所述硬件逻辑电路的数据线使能端相连,所述数据状态判断电路的第二输入端与总线使能端相连;
所述命令状态判断电路的第一输入端与所述硬件逻辑电路的命令线使能端相连,所述命令状态判断电路的第二输入端与总线使能端相连;
所述数据状态判断电路的输出端与所述数据写入电路的使能端相连;
所述命令状态判断电路的输出端与所述命令写入电路的使能端相连。


2.根据权利要求1所述的电路装置,其特征在于,所述数据状态判断电路包括一级与门、二级与门和数据地址匹配电路;
所述一级与门的第一输入端与所述数据线使能端相连,第二输入端与所述总线使能端相连;
所述一级与门的输出端与所述二级与门的第一输入端相连,所述数据地址匹配电路的输出端与所述二级与门的第二输入端相连;
所述二级与门的输出端与所述数据写入电路的使能端相连。


3.根据权利要求2所述的电路装置,其特征在于,所述数据地址匹配电路的第一输入端输入数据组寄存器地址信号,第二输入端输入总线地址信号。


4.根据权利要求2所述的电路装置,其特征在于,所述数据地址匹配电路包括ADMA系统寄存器地址匹配电路、数据块长度寄存器地址匹配电路、数据块数量寄存器地址匹配电路和传输模式寄存器地址匹配电路;
ADMA系统寄存器地址匹配电路、数据块长度寄存器地址匹配电路、数据块数量寄存器地址匹配电路和传输模式寄存器地址匹配...

【专利技术属性】
技术研发人员:李志贾学强满宏涛
申请(专利权)人:苏州浪潮智能科技有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1