一种三层阶梯状沟槽晶体管的制造工艺制造技术

技术编号:25274615 阅读:25 留言:0更新日期:2020-08-14 23:06
本发明专利技术公开一种三层阶梯状沟槽晶体管的制造工艺,包括以下步骤:在硅片基板上蚀刻出第一沟槽;将硅片基板置于氧化炉管中进行氧化操作,并在第一沟槽的内侧壁生成氧化硅保护层;以化学气相沉积工艺,在第一沟槽的氧化硅保护层上沉积形成氮化硅薄膜层;以含氟气体进行电浆化处理,形成侧壁;随后在第一沟槽的底部向下继续蚀刻硅片基板的Si层,形成第二沟槽;以O

【技术实现步骤摘要】
一种三层阶梯状沟槽晶体管的制造工艺
本专利技术属于晶片生产
,具体涉及一种三层阶梯状沟槽晶体管的制造工艺。
技术介绍
半导体集成电路(IC)工业经历了迅速的发展。在IC的发展过程中,通常增大了功能密度(即每个芯片区域的互连器件的数量),也同时减小了几何尺寸(即使用制造工艺可以制造的最小器件或互连线)。IC性能的提高主要是通过不断缩小集成电路器件的尺寸以提高它的速度来实现的。这种按比例缩小的工艺优点在于提高了生产效率并且降低了相关费用。同时,这种按比例缩小的工艺也增加了处理和制造IC的复杂性。现在一般在MOSFETandIGBT元件制作工艺中需要对晶体管进行开槽,目前工艺,只进行完成蚀刻单个浅沟槽。如图1所示,为现有工艺中生产的单沟槽晶体管,在晶体管器件尺寸一定时,而单沟槽晶体管的沟槽有效面积是工艺方法所决定的(目前MOSFETandIGBT元件制作方法中,其能达到的有效面积已经是极限),进而导致在单位体积的表面能够蚀刻的浅沟槽条数有限,形成的单沟槽壁的有效接触面积有限,限制了通过单沟槽的静态电流通过以及承载高电压能力,而从而使晶体管材的整体性能较差。同时有效的晶体管面积的大小是具关键性,单浅沟槽只能具有固定有限的电子特性。
技术实现思路
针对现有技术的不足,本专利技术的目的在于提供一种三层阶梯状沟槽晶体管的制造工艺,解决了现有技术中单沟槽晶体管的通电能力以及承载高电压能力有限的技术问题。本专利技术的目的可以通过以下技术方案实现:一种三层阶梯状沟槽晶体管的制造工艺,包括以下步骤:S1、选用硅片基板,并在硅片基板上蚀刻出第一沟槽,形成初加工晶体管,同时清洗去除第一沟槽侧壁的杂质;S2、将初加工晶体管置于氧化炉管中进行氧化操作,以便在第一沟槽的内侧壁生成厚度为的氧化硅保护层;S3、以电浆激发化学气相沉积工艺或低压力化学气相沉积法,在第一沟槽的氧化硅保护层上沉积形成氮化硅薄膜层;S4、以含氟气体进行电浆化处理,并提供偏压电位,将形成的氮化硅薄膜层作为侧壁,并将蚀刻停止在氧化硅保护层上;S5、以第一沟槽侧壁蚀刻出的氮化硅薄膜层作为硬掩模,随后在第一沟槽的底部以干蚀刻工艺继续蚀刻硅片基板的Si层,形成第二沟槽;S5.1、对蚀刻有第二沟槽的晶体管,通过磷酸液将第一沟槽上残留的氮化硅薄膜层进行完全蚀刻,并清洗去除第二沟槽侧壁的杂质;S6、将晶体管置于温度为900-1050℃的氧化炉管中进行氧化操作,以便在第二沟槽的内侧壁生成厚度为的氧化硅保护层;S7、以化学气相沉积法,在第二沟槽的氧化硅保护层上均匀覆盖形成有机硅隔离层;S8、以含氟气体进行电浆化处理,并提供偏压电位,将形成的有机硅隔离层作为侧壁,并将蚀刻停止在氧化硅保护层上;S9、以第二沟槽侧壁蚀刻出的有机硅隔离层作为硬掩模,随后在第二沟槽的底部以干蚀刻工艺继续蚀刻硅片基板的Si层,形成第三沟槽,并清洗去除第三沟槽侧壁的杂质,获得三层阶梯状沟槽晶体管。进一步的,所述S2中采用的氧化炉管中氧化操作的温度为900-1050℃。进一步的,所述S3中所述氮化硅薄膜层与氧化硅保护层的蚀刻比大于10:1。进一步的,所述S3中采用的电浆激发化学气相沉积工艺是在400-800℃温度下,以SiH2Cl2+NH3为原料进行沉积操作。进一步的,所述S6中以化学气相沉积法使用有机前驱物,在第一沟槽的氧化硅保护层上均匀覆盖形成有机硅隔离层。进一步的,在每次形成沟槽后,先进行清洗以去除杂质再进行下一步操作。进一步的,所述S4之后且S5之前,通过氢氟酸去除位于氮化硅薄膜层之间的第一沟槽底端的氧化硅保护层。进一步的,所述S8之后且S9之前,通过氢氟酸去除位于氮化硅薄膜层之间的第二沟槽底端的氧化硅保护层。进一步地,完成所述S9之后,进行以下步骤:S10、通过氢氟酸去除第一沟槽以及第二沟槽上的氧化硅保护层和残留的有机硅隔离层,再次晶体管置于温度为900-1050℃的氧化炉管中进行氧化操作,以便在第一沟槽、第二沟槽以及第三沟槽上均匀覆盖厚度为的氧化硅保护层。进一步地,完成所述S10之后,进行以下步骤:S11、对第一沟槽、第二沟槽以及第三沟槽掺杂磷或砷的多晶硅,使得多晶硅对第一沟槽、第二沟槽以及第三沟槽进行完全填充;S12、将处于第一沟槽外的多余多晶硅施以CMP或者全面蚀刻工艺进行去除完全,以便于第一沟槽外的多晶硅平坦化,获得具有三层阶梯状沟槽的成型晶体管。本专利技术的有益效果:本申请依序以氮化硅及聚合物为隔离边层(Spacer)组合,进行三阶梯状沟槽工艺,三沟槽设计结构在同样封装体积取得更大的晶体管面积,使得三沟槽的静态电流通过以及承载高电压能力均得以增加,从而使晶体管材的整体性能得到较大提成,其极大化有效的电晶体面积能够提升2-4倍。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本专利技术实施例的现有单沟槽晶体管结构示意图;图2是本专利技术实施例的S1步骤成型结构示意图;图3是本专利技术实施例的S2步骤成型结构示意图;图4是本专利技术实施例的S3步骤成型结构示意图;图5是本专利技术实施例的S4步骤成型结构示意图;图6是本专利技术实施例的S4.1步骤成型结构示意图;图7是本专利技术实施例的S5步骤成型结构示意图;图8是本专利技术实施例的S5.1步骤成型结构示意图;图9是本专利技术实施例的S6步骤成型结构示意图;图10是本专利技术实施例的S7步骤成型结构示意图;图11是本专利技术实施例的S8步骤成型结构示意图;图12是本专利技术实施例的S8.1步骤成型结构示意图;图13是本专利技术实施例的S9步骤成型结构示意图;图14是本专利技术实施例的S10步骤结构示意图;图15是本专利技术实施例的S10步骤成型结构示意图;图16是本专利技术实施例的S11步骤成型结构示意图;图17是本专利技术实施例的S12步骤成型结构示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本专利技术保护的范围。本实施例提供一种利用氮化硅隔离层生成双沟槽晶体管的工艺方法,包括以下步骤:S1、如图2所示,选用硅片基板,并在硅片基板上蚀刻出第一沟槽11,形成初加工晶体管1,同时清洗去除第一沟槽11侧壁的杂质。S2、如图3所示,将初加工晶体管1置于温度为900-1050℃的氧化炉管中进行氧化操作,以便在第一沟槽11的内侧壁生成厚度为的氧化硅保护层本文档来自技高网...

【技术保护点】
1.一种三层阶梯状沟槽晶体管的制造工艺,其特征在于,包括以下步骤:/nS1、选用硅片基板,并在硅片基板上蚀刻出第一沟槽(11),形成初加工晶体管(1),同时清洗去除第一沟槽(11)侧壁的杂质;/nS2、将初加工晶体管(1)置于氧化炉管中进行氧化操作,以便在第一沟槽(11)的内侧壁生成厚度为

【技术特征摘要】
1.一种三层阶梯状沟槽晶体管的制造工艺,其特征在于,包括以下步骤:
S1、选用硅片基板,并在硅片基板上蚀刻出第一沟槽(11),形成初加工晶体管(1),同时清洗去除第一沟槽(11)侧壁的杂质;
S2、将初加工晶体管(1)置于氧化炉管中进行氧化操作,以便在第一沟槽(11)的内侧壁生成厚度为的氧化硅保护层(101);
S3、以电浆激发化学气相沉积工艺或低压力化学气相沉积法,在第一沟槽(11)的氧化硅保护层(101)上沉积形成氮化硅薄膜层(102);
S4、以含氟气体进行电浆化处理,并提供偏压电位,将形成的氮化硅薄膜层(102)作为侧壁,并将蚀刻停止在氧化硅保护层(101)上;
S5、以第一沟槽(11)侧壁蚀刻出的氮化硅薄膜层(102)作为硬掩模,随后在第一沟槽(11)的底部以干蚀刻工艺继续蚀刻硅片基板的Si层,形成第二沟槽(12);
S5.1、对蚀刻有第二沟槽(12)的晶体管(1),通过磷酸液将第一沟槽(11)上残留的氮化硅薄膜层(102)进行完全蚀刻,并清洗去除第二沟槽(12)侧壁的杂质;
S6、将晶体管(1)置于温度为900-1050℃的氧化炉管中进行氧化操作,以便在第二沟槽的内侧壁生成厚度为的氧化硅保护层(101);
S7、以化学气相沉积法,在第二沟槽(12)的氧化硅保护层(101)上均匀覆盖形成有机硅隔离层(103);
S8、以含氟气体进行电浆化处理,并提供偏压电位,将形成的有机硅隔离层(103)作为侧壁,并将蚀刻停止在氧化硅保护层(101)上;
S9、以第二沟槽(12)侧壁蚀刻出的有机硅隔离层(103)作为硬掩模,随后在第二沟槽(12)的底部以干蚀刻工艺继续蚀刻硅片基板的Si层,形成第三沟槽(13),并清洗去除第三沟槽(13)侧壁的杂质,获得三层阶梯状沟槽晶体管。


2.根据权利要求1所述的三层阶梯状沟槽晶体管的制造工艺,其特征在于,所述S2中采用的氧化炉管中氧化操作的温度为900-1050℃。


3.根据权利要求1所述的三层阶梯状沟槽晶体管的制造工艺,其特征在于,所述S3中所述氮化硅薄膜层(102)与氧化硅保护层(101)的蚀刻比大于10:1。

【专利技术属性】
技术研发人员:严立巍陈政勋李景贤
申请(专利权)人:绍兴同芯成集成电路有限公司
类型:发明
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1