【技术实现步骤摘要】
移位寄存器及其驱动方法、栅极驱动电路、显示装置
本专利技术涉及显示
,具体涉及一种移位寄存器及其驱动方法、栅极驱动电路、显示装置。
技术介绍
阵列基板行驱动(GateDriverOnArray,简称GOA)是一种将栅极驱动电路集成于阵列基板上的技术,栅极驱动电路包括多个移位寄存器,每个移位寄存器对应一行栅线。但是在实际应用中,由于移位寄存器中的薄膜晶体管的栅极长期受到各种电压信号的作用,导致阈值电压会发生偏移,从而导致各种信号衰减乃至无输出。由于各移位寄存器之间是级联的,因此,如果某一级移位寄存器出现无输出,就会导致另外一级移位寄存器出现多输出(Multi-Output)等异常输出现象,最终导致各种显示不良,如画面出现横纹、扫屏等不良。
技术实现思路
本专利技术旨在至少解决现有技术中存在的技术问题之一,提出了一种移位寄存器及其驱动方法、栅极驱动电路、显示装置。为了解决上述技术问题之一,本专利技术提供一种移位寄存器,包括:预充电路,与所述移位寄存器的输入端、上拉节点相连,用于在所述输入端提供的有效信号的控制下,对所述上拉节点进行预充;复位电路,与所述移位寄存器的复 ...
【技术保护点】
1.一种移位寄存器,其特征在于,包括:预充电路,与所述移位寄存器的输入端、上拉节点相连,用于在所述输入端提供的有效信号的控制下,对所述上拉节点进行预充;复位电路,与所述移位寄存器的复位端、所述上拉节点和第一电源端相连,用于在所述复位端提供的有效信号的控制下,将所述第一电源端提供的信号传输至所述上拉节点;第一输出电路,与所述上拉节点、时钟信号端和第一输出端相连,用于在所述上拉节点处于有效电位时将所述时钟信号端的信号传输至所述第一输出端;第二输出电路,与所述上拉节点、时钟信号端和第二输出端相连,用于在所述上拉节点处于有效电位时将所述时钟信号端的信号传输至所述第二输出端;输出控制 ...
【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:预充电路,与所述移位寄存器的输入端、上拉节点相连,用于在所述输入端提供的有效信号的控制下,对所述上拉节点进行预充;复位电路,与所述移位寄存器的复位端、所述上拉节点和第一电源端相连,用于在所述复位端提供的有效信号的控制下,将所述第一电源端提供的信号传输至所述上拉节点;第一输出电路,与所述上拉节点、时钟信号端和第一输出端相连,用于在所述上拉节点处于有效电位时将所述时钟信号端的信号传输至所述第一输出端;第二输出电路,与所述上拉节点、时钟信号端和第二输出端相连,用于在所述上拉节点处于有效电位时将所述时钟信号端的信号传输至所述第二输出端;输出控制电路,与输出控制端、所述第一输出端和所述第二输出端相连,用于在所述输出控制端提供的有效信号的控制下,将所述第一输出端和所述第二输出端导通。2.根据权利要求1所述的移位寄存器,其特征在于,所述输出控制电路包括:输出控制晶体管,所述输出控制晶体管的栅极与所述输出控制端相连,所述输出控制晶体管的第一极与所述第一输出端相连,所述输出控制晶体管的第二极与所述第二输出端相连。3.根据权利要求1所述的移位寄存器,其特征在于,所述预充电路包括:预充晶体管,所述预充晶体管的栅极和第一极均与所述输入端相连,所述预充晶体管的第二极与所述上拉节点相连;所述复位电路包括:复位晶体管,所述复位晶体管的栅极与复位端相连,所述复位晶体管的第一极与所述上拉节点相连,所述复位晶体管的第二极与所述第一电源端相连;所述第一输出电路包括:第一输出晶体管和电容,所述第一输出晶体管的栅极与所述上拉节点相连,所述第一输出晶体管的第一极与所述时钟信号端相连,所述第一输出晶体管的第二极与所述第一输出端相连;所述电容的两端分别与所述上拉节点和所述第一输出端相连;所述第二输出电路包括:第二输出晶体管,所述第二输出晶体管的栅极与所述上拉节点相连,所述第二输出晶体管的第一极与所述时钟信号端相连,所述第二输出晶体管的第二极与所述第二输出端相连。4.根据权利要求1至3中任一所述的移位寄存器,其特征在于,所述移位寄存器还包括:第一下拉控制电路、第一下拉电路、第二下拉控制电路和第二下拉电路,其中,所述第一下拉控制电路与所述上拉节点、第一下拉节点、第一电源端、第二电源端相连,用于在所述上拉节点处于有效电位时将所述第一电源端提供的信号传输至所述第一下拉节点,以及在所述上拉节点处于无效电位时将所述第二电源端提供的信号传输至第一下拉节点;所述第一下拉电路与所述第一下拉节点、所述上拉节点、所述第一输出端、所述第二输出端、所述第一电源端和第四电源端相连,用于在第一下拉节点处于有效电位时,将所述第一电源端提供的信号传输至上拉节点和第一输出端、将第四电源端提供的信号传输至第二输出端;所述第二下拉控制电路与上拉节点、第二下拉节点、第一电源端、第三电源端相连,用于在上拉节点处于有效电位时将第一电源端提供的信号输入至所述第二下拉节点,以及在上拉节点处于无效电位时将第三电源端提供的信号传输至所述第二下拉节点;所述第二下拉电路与所述第二下拉节点、所述上拉节点、所述第一输出端、所述第二输出端、所述第一电源端、第四电源端相连,用于在第二下拉节点处于有效电位时,将所述第一电源端提供的信号传输至上拉节点和第一输出端、将第四电源端提供的信号传输至第二输出端;所述第二电源端提供的信号和所述第三电源端提供的信号均为在有效电位和无效电位之间进行切换的信号;且在任意时刻,第二电源端提供的信号和第三电源端提供的信号中的一者处于有效电位,另一者处于无效电位。5.根据权利要求4所述的移位寄存器,其特征在于,所述第一下拉控制电路包括:第一下拉控制晶体管、第二下拉控制晶体管、第三下拉控制晶体管和第四下拉控制晶体管,所述第一下拉控制晶体管的栅极和第一极均与所述第二电源端相连,所...
【专利技术属性】
技术研发人员:李佑路,贺之洋,王慧,
申请(专利权)人:京东方科技集团股份有限公司,合肥鑫晟光电科技有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。