涉及在低速操作环境中执行高速测试的半导体设备和系统技术方案

技术编号:21481431 阅读:40 留言:0更新日期:2019-06-29 05:42
本发明专利技术提供一种涉及在低速操作环境中执行高速测试的半导体设备和系统。所述系统可以包括第一半导体设备和第二半导体设备。第一半导体设备和第二半导体设备中的每一个可以接收参考数据和第一时钟信号。第一半导体设备可以从第一时钟信号产生第一内部时钟信号,并且可以基于第一内部时钟信号将参考数据输出为传输数据。第二半导体设备可以从第一时钟信号产生第二内部时钟信号,并且可以基于第二内部时钟信号接收传输数据。第二半导体设备可以基于参考数据和接收到的数据产生错误检测信号。

【技术实现步骤摘要】
涉及在低速操作环境中执行高速测试的半导体设备和系统相关申请的交叉引用本申请要求2017年12月21日向韩国知识产权局提交的第10-2017-0176622号韩国申请的优先权,其通过引用整体合并于此。
各种实施例总体而言涉及一种集成电路技术,并且更具体地,涉及半导体设备、包括所述半导体设备的系统和所述半导体设备的测试方法。
技术介绍
每个电子设备可以包括大量电子组件。在这些电子设备中,计算机系统可以包括由半导体构成的大量半导体设备。构成计算机系统的半导体设备可以通过传输或接收时钟信号和数据来彼此通信。随着对计算机系统操作速度的要求的增加,需要开发提供具有高速操作的半导体设备。此外,时钟信号的频率因此增大,从而可以在半导体设备之间高速地进行数据通信。特别地,在图形半导体设备中,通过使用例如8GHz或更大的时钟信号来实现16Gbps的数据速率。在半导体设备制造和封装在晶片上之后,可以通过测试设备对其测试以验证半导体设备的可靠性。与半导体设备的操作速度增大相比,测试设备的开发速度一般是缓慢的。由于测试设备通常是昂贵的,因此难以频繁地改变测试设备使其与半导体设备的操作速度的增大保持一致。因此,本文档来自技高网...

【技术保护点】
1.一种系统,包括:第一半导体设备和第二半导体设备,其中,所述第一半导体设备基于从第一时钟信号产生的第一内部时钟信号将参考数据输出为传输数据,以及其中,所述第二半导体设备通过基于从所述第一时钟信号产生的第二内部时钟信号接收所述传输数据来产生接收数据,以及基于所述接收数据和所述参考数据来产生错误检测信号。

【技术特征摘要】
2017.12.21 KR 10-2017-01766221.一种系统,包括:第一半导体设备和第二半导体设备,其中,所述第一半导体设备基于从第一时钟信号产生的第一内部时钟信号将参考数据输出为传输数据,以及其中,所述第二半导体设备通过基于从所述第一时钟信号产生的第二内部时钟信号接收所述传输数据来产生接收数据,以及基于所述接收数据和所述参考数据来产生错误检测信号。2.根据权利要求1所述的系统,其中,所述第一内部时钟信号是通过将所述第一时钟信号分频而产生,以及其中,所述第二内部时钟信号是通过将所述第一时钟信号分频而产生。3.根据权利要求1所述的系统,其中,所述第一内部时钟信号是通过将所述第一时钟信号分频而产生,以允许利用与大于所述第一时钟信号的频率相对应的目标频率将所述参考数据输出为所述传输数据,以及其中,所述第二内部时钟信号是通过将所述第一时钟信号分频而产生,以允许利用与大于所述第一时钟信号的频率相对应的所述目标频率来接收所述传输数据并且产生所述接收数据。4.根据权利要求1所述的系统,其中,所述第二半导体设备通过将所述接收数据与所述参考数据进行比较来产生所述错误检测信号。5.根据权利要求1所述的系统,其中,所述第一半导体设备包括:第一时钟发生电路,其被配置为将所述第一时钟信号分频并且产生所述第一内部时钟信号;以及数据输出电路,其被配置为同步于所述第一内部时钟信号将所述参考数据输出为所述传输数据。6.根据权利要求1所述的系统,其中,所述第二半导体设备包括:第二时钟发生电路,其被配置为将所述第一时钟信号分频并且产生所述第二内部时钟信号;数据接收电路,其被配置为基于所述第二内部时钟信号从所述传输数据产生所述接收数据;以及错误检测电路,其被配置为通过将所述参考数据与所述接收数据进行比较来产生所述错误检测信号。7.根据权利要求1所述的系统,其中,所述第一半导体设备的数据总线和所述第二半导体设备的数据总线耦接,以及其中,所述第二半导体设备经由所述第一半导体设备的数据总线和所述第二半导体设备的数据总线来接收所述传输数据。8.根据权利要求1所述的系统,其中,所述第二半导体设备还包括:时钟门控电路,其被配置为延迟所述第二内部时钟信号,并向数据接收电路提供延迟的所述第二内部时钟信号,以及其中,所述时钟门控电路的延迟量对应于如下时间,所述时间是通过将所述第一时钟信号输入所述第一半导体设备的时刻至所述传输数据从所述第一半导体设备输出的时刻的时间减去所述第一时钟信号输入所述第二半导体设备的时刻至所述第二半导体设备产生所述第二内部时钟信号的时刻的时间而获得。9.根据权利要求1所述的系统,其中,所述第一半导体设备和所述第二半导体设备分别包括命令地址总线,以及其中,所述第一半导体设备和所述第二半导体设备还分别包括寄存器,所述寄存器基于经由所述命令地址总线传输的命令地址信号来储存所述参考数据。10.一种系统,包括:外部设备,其被配置为提供第一时钟信号和参考数据;第一半导体设备,其被配置为:从所述第一时钟信号产生第一内部时钟信号,以及基于所述第一内部时钟信号将所述参考数据输出为传输数据;以及第二半导体设备,其被配置为:从所述第一时钟信号产生第二内部时钟信号,通过基于所述第二内部时钟信号接收所述传输数据来产生接收数据,以及被配置为:基于所述参考数据和所述接收数据来产生错误检测信号。11.根据权利要求10所述的系统,其中,所述第一内部时钟信号是通过将所述第一时钟信号分频而产生,以及其中,所述第二内部时钟信号是通过将所述第一时钟信号分频而产生。12.根据权利要求10所述的系统,其中,所述第二半导体设备通过将所述接收数据与所述参考数据进行比较来产生错误检测信号。13.根据权利要求10所述的系统,其中,所述第一内部时钟信号是通过将所述第一时钟信号分频而产生,以允许利用与大于所述第一时钟信号的频率相对应的目标频率将所述参考数据输出为所述传输数据,以及其中,所述第二内部时钟信号是通过将所述第一时钟信号分频而产生,以允许利用与大于所述第一时钟信号的频率相对应的所述目标频率来接收所述传输数据并且产生所述接收数据。14.根据权利要求10所述的系统,其中,所述外部设备基于第二时钟信号提供所述参考数据,并且所述第二时钟信号具有低于所述第一时钟信号的频率。15.根据权利要求10所述的系统,其中,所述外部设备包括分别与所述第一半导体设备和所述第二半导体设备耦接的命令地址总线,并且经由所述命令地址总线提供...

【专利技术属性】
技术研发人员:张修宁车镇烨
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:韩国,KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1