存储器及其形成方法技术

技术编号:21093635 阅读:18 留言:0更新日期:2019-05-11 11:30
本发明专利技术涉及一种存储器及其形成方法,所述存储器的形成方法包括:提供一存储基底,所述存储基底包括衬底、形成于所述衬底正面的存储堆叠结构,所述存储堆叠结构内形成有贯穿所述存储堆叠结构至衬底表面的沟道柱结构和隔离墙,所述隔离墙底部的衬底内形成有共源极掺杂区;对所述衬底背面进行减薄;在所述减薄后的衬底背面形成介质层;刻蚀所述介质层,形成开口,所述开口暴露出所述衬底内的共源极掺杂区;在所述开口内填充导电层,连接所述共源极掺杂区,所述导电层作为共源极接触部。上述方法有利于提高存储器的性能。

【技术实现步骤摘要】
存储器及其形成方法
本专利技术涉及半导体
,尤其涉及一种存储器及其形成方法。
技术介绍
近年来,闪存(FlashMemory)存储器的发展尤为迅速。闪存存储器的主要特点是在不加电的情况下能长期保持存储的信息,且具有集成度高、存取速度快、易于擦除和重写等优点,因而在微机、自动化控制等多项领域得到了广泛的应用。为了进一步提高闪存存储器的位密度(BitDensity),同时减少位成本(BitCost),三维的闪存存储器(3DNAND)技术得到了迅速发展。3DNAND存储器,包括衬底及形成与衬底表面的存储器堆叠结构,所述存储堆叠结构内形成有贯穿至衬底表面的沟道柱结构,形成竖直排列的存储串,存储串底部为底部选择晶体管(BSG),存储堆叠结构内还形成有贯穿至衬底的共源极接触部,所述共源极接触部底部衬底内形成有共源极掺杂区,底部选择晶体管(BSG)通过所述共源极掺杂区连接至后端互连电路。共源极接触部(ACS)通常使用全钨填充、或者多晶硅和钨填充。但是,目前存在如下问题:全钨填充的应力太高,会导致后续制程受到很大影响;而多晶硅和钨填充虽然能够降低应力,但是由于多晶硅电阻较大,会使得共源极接触部(ACS)的电阻偏高,影响存储器性能。
技术实现思路
本专利技术所要解决的技术问题是,提供一种存储器及其形成方法,可以降低共源极接触部的应力。本专利技术提供一种存储器的形成方法,包括:提供一存储基底,所述存储基底包括衬底、形成于所述衬底正面的存储堆叠结构,所述存储堆叠结构内形成有贯穿所述存储堆叠结构至衬底表面的沟道柱结构和隔离墙,所述隔离墙底部的衬底内形成有共源极掺杂区;对所述衬底背面进行减薄;在所述减薄后的衬底背面形成介质层;刻蚀所述介质层,形成开口,所述开口暴露出所述衬底内的共源极掺杂区;在所述开口内填充导电层,连接所述共源极掺杂区,所述导电层作为共源极接触部。本专利技术的技术方案还提供一种存储器的形成方法,包括:提供一存储基底,所述存储基底包括衬底、形成于所述衬底正面的存储堆叠结构,所述存储堆叠结构内形成有贯穿所述存储堆叠结构至衬底表面的沟道柱结构和隔离墙,所述隔离墙底部的衬底内形成有共源极掺杂区;对所述衬底背面进行减薄暴露出形成在衬底内的介质层;刻蚀所述介质层,形成开口,所述开口暴露出所述衬底内的共源极掺杂区;在所述开口内填充导电层,连接所述共源极掺杂区,所述导电层作为共源极接触部。可选的,所述衬底包括体硅层、介质层、薄硅层组层,所述介质层形成在体硅层和薄硅层之间。可选的,所述对所述衬底背面进行减薄暴露出形成在衬底内的介质层包括:去除所述衬底中的体硅层结构,直至暴露出所述介质层。可选的,所述存储堆叠结构包括交替堆叠的绝缘层和控制栅层。可选的,所述存储基底的形成方法包括:提供一衬底,在所述衬底正面形成初始堆叠结构,所述初始堆叠结构包括交替堆叠的绝缘层和牺牲层;形成贯穿所述初始堆叠结构至衬底表面的沟道柱结构;形成贯穿所述初始堆叠结构至衬底表面的栅线隔槽;对所述栅线隔槽底部的衬底进行掺杂,形成共源极掺杂区;沿所述栅线隔槽去除所述牺牲层;在相邻的绝缘层之间形成控制栅层;填充所述栅线隔槽,形成隔离墙。可选的,还包括:提供电路基底,在对所述衬底背面进行减薄之前,将所述存储基底正面与所述电路基底正面键合连接。可选的,所述开口的宽度小于或等于所述共源极掺杂区的宽度。可选的,所述存储基底正面的存储堆叠结构顶部还形成有连接沟道柱结构部顶部的位线。本专利技术的技术方案还提供一种存储器,包括:存储基底,所述存储基底包括衬底、形成于所述衬底正面的存储堆叠结构,所述存储堆叠结构内形成有贯穿所述存储堆叠结构至衬底表面的沟道柱结构和隔离墙,所述隔离墙底部的衬底内形成有共源极掺杂区;位于衬底背面的介质层;位于所述介质层内连接至所述共源极掺杂区的导电层,所述导电层作为共源极接触部。可选的,所述存储堆叠结构包括交替堆叠的绝缘层和控制栅层。可选的,还包括:电路基底,所述存储基底正面与所述电路基底正面键合连接。可选的,所述导电层的宽度小于或等于所述共源极掺杂区的宽度。可选的,所述存储基底正面的存储堆叠结构顶部还形成有连接沟道柱结构顶部的位线。本专利技术的存储器的形成方法,在衬底的背面形成导电层连接共源极掺杂区,与存储堆叠结构位于衬底的两侧,提高了存储堆叠结构中的控制栅层与所述导电层之间的隔离性能,避免出现控制栅层与共源极接触部之间发生漏电问题。进一步的,由于衬底背面的介质层的厚度较小,所述导电层的厚度自然也较低,从而有利于降低所述导电层的电阻,减小对共源极掺杂区施加源极电压时的功耗。且当所述导电层采用钨等金属材料时,由于导电层厚度较低,对存储基底产生的应力也较少,可以避免存储器由于应力导致结构发生变化,从而可以提高存储器的可靠性。且由于所述导电层在整个存储器的正面结构形成之后形成,可以通过在衬底背面再进行薄膜沉积等方式,对导电层产生的应力进行调整。附图说明图1至图5为本专利技术一具体实施方式的存储器的形成过程的结构示意图;图6A至图6B为本专利技术一具体实施方式的存储器的形成过程的结构示意图。具体实施方式下面结合附图对本专利技术提供的存储器及其形成方法的具体实施方式做详细说明。请参考图1,提供一存储基底,所述存储基底包括:衬底100以及形成于所述衬底正面的存储堆叠结构;所述存储堆叠结构内还形成有贯穿至衬底表面的沟道柱结构130、贯穿所述初始堆叠结构至衬底表面的隔离墙140;所述隔离墙140底部的衬底100内形成有共源极掺杂区141。所述衬底100可以为半导体材料,例如为单晶硅衬底、单晶锗衬底、SOI(绝缘体上硅)衬底或GOI(绝缘体上锗)衬底等,所述衬底100还可以为n型掺杂或p型掺杂。本领域技术人员可以根据实际需求选择合适的材料作为衬底,在此不作限定。该具体实施方式中,所述衬底100为绝缘体上硅衬底,包括体硅层111,介质层112以及位于介质层112表面的薄硅层113。所述薄硅层113的表面作为衬底100的正面。所述存储堆叠结构包括交替堆叠的绝缘层121和控制栅层122,所述绝缘层121的材料为氧化硅,所述控制栅层122包括栅介质层以及控制栅极。所述存储堆叠结构包括核心区域,以及所述核心区域外围的台阶区域,所述沟道柱结构130形成于所述核心区域内。所述沟道柱结构130包括位于底部衬底100的薄硅层113内的半导体外延层131、位于沟道孔侧壁的功能侧墙132、覆盖所述功能侧墙132并连接所述半导体外延层131的沟道层133、以及填充所述沟道孔的沟道介质层134。所述功能侧墙132包括电荷阻挡层、电荷隧穿层以及电荷捕获层,通常为O-N-O(氧化硅-氮化硅-氧化硅)结构,所述沟道层133的材料为多晶硅,所述沟道介质层134的材料为氧化硅等绝缘介质材料。所述隔离墙140的长度方向沿y轴方向,将所述控制栅层122隔离。图1中仅示出一个隔离墙140,在实际的存储器结构中,存储堆叠结构内形成若干平行排列的隔离墙140,将控制栅层122分割为若干区域。所述隔离墙140底部的衬底100内还形成有共源极掺杂区141,形成于所述薄硅层113内。所述沟道柱结构130顶部还形成有位线136沿y轴方向排列,通过接触部135连接y方向排列的同一列的沟道柱结构130顶部。所述衬底100上还覆盖有绝缘介质层150本文档来自技高网...

【技术保护点】
1.一种存储器的形成方法,其特征在于,包括:提供一存储基底,所述存储基底包括衬底、形成于所述衬底正面的存储堆叠结构,所述存储堆叠结构内形成有贯穿所述存储堆叠结构至衬底表面的沟道柱结构和隔离墙,所述隔离墙底部的衬底内形成有共源极掺杂区;对所述衬底背面进行减薄;在所述减薄后的衬底背面形成介质层;刻蚀所述介质层,形成开口,所述开口暴露出所述衬底内的共源极掺杂区;在所述开口内填充导电层,连接所述共源极掺杂区,所述导电层作为共源极接触部。

【技术特征摘要】
1.一种存储器的形成方法,其特征在于,包括:提供一存储基底,所述存储基底包括衬底、形成于所述衬底正面的存储堆叠结构,所述存储堆叠结构内形成有贯穿所述存储堆叠结构至衬底表面的沟道柱结构和隔离墙,所述隔离墙底部的衬底内形成有共源极掺杂区;对所述衬底背面进行减薄;在所述减薄后的衬底背面形成介质层;刻蚀所述介质层,形成开口,所述开口暴露出所述衬底内的共源极掺杂区;在所述开口内填充导电层,连接所述共源极掺杂区,所述导电层作为共源极接触部。2.一种存储器的形成方法,其特征在于,包括:提供一存储基底,所述存储基底包括衬底、形成于所述衬底正面的存储堆叠结构,所述存储堆叠结构内形成有贯穿所述存储堆叠结构至衬底表面的沟道柱结构和隔离墙,所述隔离墙底部的衬底内形成有共源极掺杂区;对所述衬底背面进行减薄暴露出形成在衬底内的介质层;刻蚀所述介质层,形成开口,所述开口暴露出所述衬底内的共源极掺杂区;在所述开口内填充导电层,连接所述共源极掺杂区,所述导电层作为共源极接触部。3.根据权利要求2所述的存储器的形成方法,其特征在于,所述衬底包括体硅层、介质层、薄硅层组层,所述介质层形成在体硅层和薄硅层之间。4.根据权利要求2所述的存储器的形成方法,其特征在于,所述对所述衬底背面进行减薄暴露出形成在衬底内的介质层包括:去除所述衬底中的体硅层结构,直至暴露出所述介质层。5.根据权利要求1或2所述的存储器的形成方法,其特征在于,所述存储堆叠结构包括交替堆叠的绝缘层和控制栅层。6.根据权利要求1或2所述的存储器的形成方法,其特征在于,所述存储基底的形成方法包括:提供一衬底,在所述衬底正面形成初始堆叠结构,所述初始堆叠结...

【专利技术属性】
技术研发人员:刘毅华刘峻范鲁明
申请(专利权)人:长江存储科技有限责任公司
类型:发明
国别省市:湖北,42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1