阵列基板、显示面板及显示装置制造方法及图纸

技术编号:16836107 阅读:35 留言:0更新日期:2017-12-19 19:07
本发明专利技术公开了一种阵列基板、显示面板及显示装置,包括显示区域及环绕显示区域的非显示区域,非显示区域包括多条第一电极引线和多条第二电极引线,阵列基板的非显示区域包括:基板;设置于基板表面的第一导电层;设置于第一导电层背离基板一侧的栅介质层;设置于栅介质层背离基板一侧的第二导电层;设置于第二导电层背离基板一侧的隔离层,隔离层的厚度大于栅介质层的厚度,和/或隔离层的介电常数小于栅介质层的介电常数;设置于隔离层背离基板一侧的第三导电层;第一电极引线设置于第一导电层或第二导电层,且第二电极引线设置于第三导电层,通过合理的布线,大大节省阵列基板的布线版图。

Array substrate, display panel and display device

The invention discloses a display panel and a display device array substrate, and includes a display area and a non display area surrounding the display area, a non display area comprises a plurality of first electrode leads and a plurality of second electrode leads, a non display area including the array substrate: a substrate; a first conductive layer arranged on the surface of the substrate; a gate dielectric the first conductive layer is arranged on the side of the second layer deviated from the substrate; conductive layer disposed on the gate dielectric layer from one side of the substrate; the isolation layer is arranged on the second conductive layer deviated from the substrate side of the isolation layer is thicker than the gate dielectric layer thickness, and / or isolation layer of lower dielectric constant than the gate dielectric constant; the third conductive layer is positioned on one side of the base isolation layer from the first electrode; lead is arranged on the first conductive layer and second conductive layer and second conductive electrode wire is arranged on the third The layer, through reasonable wiring, greatly saves the layout of the array substrate.

【技术实现步骤摘要】
阵列基板、显示面板及显示装置本申请为申请日为2015年4月1日,申请号为201510152790.X,专利技术名称为:阵列基板、显示面板及显示装置的分案申请。
本专利技术涉及触控显示技术邻域,更为具体的说,涉及一种阵列基板及包括该阵列基板的显示面板及显示装置。
技术介绍
随着显示技术的发展,液晶显示面板不断得到改善,使得液晶显示面板具有机身薄、省电、无辐射等优点,从而使得液晶显示面板的应用越来越广。阵列基板是液晶显示面板中重要组件之一,其具有集成度高、走线复杂等特点,需要在有限的布线版图内集成各种器件,因此,一种节省布线版图的阵列基板是现今研究人员主要研究项目之一。
技术实现思路
有鉴于此,本专利技术实施例提供了一种阵列基板、显示面板及显示装置,通过将施加信号有交叠的两个电极引线设置于不同导电层,进而节省了阵列基板的布线版图,以提高阵列基板的利用率。为实现上述目的,本专利技术实施例提供的技术方案如下:一种阵列基板,包括显示区域及环绕所述显示区域的非显示区域,所述非显示区域包括多条第一电极引线和多条第二电极引线,所述阵列基板的非显示区域包括:基板;设置于所述基板表面的第一导电层;设置于所述第一导电层背离所述基板一侧的栅介质层;设置于所述栅介质层背离所述基板一侧的第二导电层;设置于所述第二导电层背离所述基板一侧的隔离层,所述隔离层的厚度大于所述栅介质层的厚度,和/或所述隔离层的介电常数小于所述栅介质层的介电常数;以及,设置于所述隔离层背离所述基板一侧的第三导电层;其中,所述第一电极引线设置于所述第一导电层或所述第二导电层,且所述第二电极引线设置于所述第三导电层。此外,本专利技术实施例还提供了一种显示面板,包括上述的阵列基板。最后,本专利技术实施例还提供了一种显示装置,包括上述的显示面板。相较于现有技术,本专利技术实施例提供的技术方案至少具体以下优点:本专利技术实施例提供了一种阵列基板、显示面板及显示装置,包括显示区域及环绕所述显示区域的非显示区域,所述非显示区域包括多条第一电极引线和多条第二电极引线,所述阵列基板的非显示区域包括:基板;设置于所述基板表面的第一导电层;设置于所述第一导电层背离所述基板一侧的栅介质层;设置于所述栅介质层背离所述基板一侧的第二导电层;设置于所述第二导电层背离所述基板一侧的隔离层,所述隔离层的厚度大于所述栅介质层的厚度,和/或所述隔离层的介电常数小于所述栅介质层的介电常数;以及,设置于所述隔离层背离所述基板一侧的第三导电层;其中,所述第一电极引线设置于所述第一导电层或所述第二导电层,且所述第二电极引线设置于所述第三导电层。由上述内容可知,本专利技术实施例提供的技术方案,由于隔离层的厚度大于栅介质层的厚度,和/或隔离层的介电常数小于栅介质层的介电常数,使得第一电极引线和第二电极引线在被同时施加信号时,改善了位于不同导电层的第一电极引线和第二电极引线之间的干扰现象,而后通过合理的布线,可以大大节省阵列基板的布线版图,进而提高了阵列基板的利用率。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。图1为现有的一种阵列基板的结构示意图;图2为本申请实施例提供的一种阵列基板的结构示意图;图3a为图2中沿aa’方向的一种切面图;图3b为图2中沿aa’方向的另一种切面图;图4a为本申请实施例提供的一种第一电极引线和第二电极引线的布线图;图4b为本申请实施例提供的另一种第一电极引线和第二电极引线的布线图;图5为本申请实施例提供的另一种阵列基板的结构示意图;图6为本申请实施例提供的又一种阵列基板的结构示意图;图7为本申请实施例提供的又一种阵列基板的结构示意图;图8为本申请实施例提供的又一种阵列基板的结构示意图;图9为本申请实施例提供的又一种阵列基板的结构示意图;图10为本申请实施例提供的又一种阵列基板的结构示意图;图11为本申请实施例提供的又一种阵列基板的结构示意图;图12为本申请实施例提供的又一种阵列基板的结构示意图;图13为本申请实施例提供的一种阵列基板的触控结构示意图;图14a为图13中沿bb’方向的一种切面图;图14b为图13中沿bb’方向的另一种切面图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。正如
技术介绍
所述,由于阵列基板具有集成度高、走线复杂等特点,需要在有限的布线版图内集成各种器件,因此,一种节省布线版图的阵列基板是现今研究人员主要研究项目之一。具体的,参考图1所示,为现有的一种阵列基板的结构示意图,其中,阵列基板包括显示区域101和环绕所述显示区域的非显示区域102,显示区域101包括多条栅极线101a和多条数据线101b;非显示区域102包括栅极驱动电路区域102a和台阶区域102b;栅极线101a通过位于栅极驱动电路区域102a内的栅极线引线101a’引出,而数据线101b通过位于台阶区域102b内的数据线引线101b’引出,由于相邻数据线引线101b’需要同时施加信号,因此为了避免相邻数据线引线101b’之间信号相互干扰,将相邻数据线引线101b’间的距离拉大,进而增大了阵列基板的布线版图。基于此,本申请实施例提供了一种阵列基板,通过将被施加信号时段有交叠的两个电极引线设置于不同导电层,并通过合理布线,以节省阵列基板的布线版图,提高阵列基板的利用率。具体结合图2至图14b所示,对本申请实施例提供的阵列基板进行详细的说明。结合图2、图3a和图3b所示,图2为本申请实施例提供的一种阵列基板的结构示意图,图3a为图2中沿aa’方向的一种切面图,图3b为图2中沿aa’方向的另一种切面图,其中,阵列基板包括:显示区域10;及环绕显示区域10的非显示区域20,非显示区域20包括多条第一电极引线20a和多条第二电极引线20b,且第一电极引线20a和第二电极引线20b被施加信号的时段有交叠,阵列基板的非显示区域包括:基板100;设置于基板100表面的第一导电层200;设置于第一导电层200背离基板100一侧的栅介质层300;设置于栅介质层300背离基板100一侧的第二导电层400;设置于第二导电层400背离基板100一侧的隔离层500,隔离层的厚度大于栅介质层的厚度,和/或隔离层的介电常数小于栅介质层的介电常数;以及,设置于隔离层500背离基板100一侧的第三导电层600;其中,第一电极引线20a设置于第一导电层200或第二导电层400,且第二电极引线20b设置于第三导电层600。即,参考图3a所示,第一电极引线20a设置于第一导电层200,且第二电极引线20b设置于第三导电层600;以及,参考图3b所示,第一电极引线20a设置于第二导电层400,且第二电极引线20b设置于第三导电层600。需要说明的是,上述所述的隔离层的厚度大于栅介质层的厚度,和/或隔离层的介电常数小于栅介质层的介本文档来自技高网
...
阵列基板、显示面板及显示装置

【技术保护点】
一种阵列基板,包括显示区域及环绕所述显示区域的非显示区域,所述非显示区域包括多条第一电极引线和多条第二电极引线,其特征在于,所述阵列基板还包括:基板;设置于所述基板表面的第一导电层,所述第一导电层包括栅极;设置于所述基板与所述第一导电层之间的半导体层,所述半导体层包括有源区,设置于所述半导体层和所述第一导电层之间的栅绝缘层;设置于所述第一导电层背离所述基板一侧的栅介质层;设置于所述栅介质层背离所述基板一侧的第二导电层,所述第二导电层包括源漏极,其中,所述栅极、所述源漏极和所述有源区形成薄膜晶体管;设置于所述第二导电层背离所述基板一侧的隔离层,所述隔离层的厚度大于所述栅介质层的厚度,和/或所述隔离层的介电常数小于所述栅介质层的介电常数;以及,设置于所述隔离层背离所述基板一侧的第三导电层;其中,所述第一电极引线设置于所述第一导电层或所述第二导电层,且所述第二电极引线设置于所述第三导电层。

【技术特征摘要】
1.一种阵列基板,包括显示区域及环绕所述显示区域的非显示区域,所述非显示区域包括多条第一电极引线和多条第二电极引线,其特征在于,所述阵列基板还包括:基板;设置于所述基板表面的第一导电层,所述第一导电层包括栅极;设置于所述基板与所述第一导电层之间的半导体层,所述半导体层包括有源区,设置于所述半导体层和所述第一导电层之间的栅绝缘层;设置于所述第一导电层背离所述基板一侧的栅介质层;设置于所述栅介质层背离所述基板一侧的第二导电层,所述第二导电层包括源漏极,其中,所述栅极、所述源漏极和所述有源区形成薄膜晶体管;设置于所述第二导电层背离所述基板一侧的隔离层,所述隔离层的厚度大于所述栅介质层的厚度,和/或所述隔离层的介电常数小于所述栅介质层的介电常数;以及,设置于所述隔离层背离所述基板一侧的第三导电层;其中,所述第一电极引线设置于所述第一导电层或所述第二导电层,且所述第二电极引线设置于所述第三导电层。2.根据权利要求1所述的阵列基板,其特征在于,沿所述阵列基板的透光方向,所述第一电极引线和第二电极引线之间具有交叠区域。3.根据权利要求2所述的阵列基板,其特征在于,所述第一电极引线和第二电极引线的延伸方向相同。4.根据权利要求2所述的阵列基板,其特征在于,所述第一电极引线和第二电极引线的延伸方向之间具有夹角。5.根据权利要求1所述的阵列基板,其特征在于,所述第一电极引线和第二电极引线的电阻相同。6.根据权利要求1所述的阵列基板,其特征在于,所述非显示区域包括栅极驱动电路区域和台阶区域,其中,位于所述栅极驱动电路区域包括多条栅极线引线,每一条栅极线引线分别与所述阵列基板的一栅极线相连;且位于所述台阶区域包括多条数据线引线,每一条数据线引线分别与所述阵列基板的一数据线相连;其中,所述第一电极引线和第二电极引线均为栅极线引线或数据线引线。7.根据权利要求1所述的阵列基板,其特征在于,所述隔离层的厚度不小于1.8微米。8.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括:所述基板、第一导电层、栅介质层、第二导电层;设置于所述第二导电层背离所述基板一侧的第一绝缘层;设置于所述第一绝缘层背离所述基板一侧的第一电极;设置于所述第一电极背离所述基板一侧的第二绝缘层;设置于所述第二绝缘层背离所述基板一侧的第二电极;设置于所述第二电极背离所述基板一侧的第三绝缘层;以及,设置于所述第三绝缘层背离所述基板一侧的所述第三导电层;其中,所述隔离层包括所述第一绝缘层、第二绝缘层和第三绝缘层。9.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括:所述基板、第一导电层、栅介质层、第二导电层;设置于所述第二导电层背离所述基板一侧的第一绝缘层;设置于所述第一绝缘层背离所述基板一侧的第一电极;设置于所述第一电极背离所述基板一侧的第二绝缘层;设置于所述第二绝缘层背离所述基板一侧的所...

【专利技术属性】
技术研发人员:王超
申请(专利权)人:上海天马微电子有限公司天马微电子股份有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1