The invention discloses a display panel and a display device array substrate, and includes a display area and a non display area surrounding the display area, a non display area comprises a plurality of first electrode leads and a plurality of second electrode leads, a non display area including the array substrate: a substrate; a first conductive layer arranged on the surface of the substrate; a gate dielectric the first conductive layer is arranged on the side of the second layer deviated from the substrate; conductive layer disposed on the gate dielectric layer from one side of the substrate; the isolation layer is arranged on the second conductive layer deviated from the substrate side of the isolation layer is thicker than the gate dielectric layer thickness, and / or isolation layer of lower dielectric constant than the gate dielectric constant; the third conductive layer is positioned on one side of the base isolation layer from the first electrode; lead is arranged on the first conductive layer and second conductive layer and second conductive electrode wire is arranged on the third The layer, through reasonable wiring, greatly saves the layout of the array substrate.
【技术实现步骤摘要】
阵列基板、显示面板及显示装置本申请为申请日为2015年4月1日,申请号为201510152790.X,专利技术名称为:阵列基板、显示面板及显示装置的分案申请。
本专利技术涉及触控显示技术邻域,更为具体的说,涉及一种阵列基板及包括该阵列基板的显示面板及显示装置。
技术介绍
随着显示技术的发展,液晶显示面板不断得到改善,使得液晶显示面板具有机身薄、省电、无辐射等优点,从而使得液晶显示面板的应用越来越广。阵列基板是液晶显示面板中重要组件之一,其具有集成度高、走线复杂等特点,需要在有限的布线版图内集成各种器件,因此,一种节省布线版图的阵列基板是现今研究人员主要研究项目之一。
技术实现思路
有鉴于此,本专利技术实施例提供了一种阵列基板、显示面板及显示装置,通过将施加信号有交叠的两个电极引线设置于不同导电层,进而节省了阵列基板的布线版图,以提高阵列基板的利用率。为实现上述目的,本专利技术实施例提供的技术方案如下:一种阵列基板,包括显示区域及环绕所述显示区域的非显示区域,所述非显示区域包括多条第一电极引线和多条第二电极引线,所述阵列基板的非显示区域包括:基板;设置于所述基板表面的第一导电层;设置于所述第一导电层背离所述基板一侧的栅介质层;设置于所述栅介质层背离所述基板一侧的第二导电层;设置于所述第二导电层背离所述基板一侧的隔离层,所述隔离层的厚度大于所述栅介质层的厚度,和/或所述隔离层的介电常数小于所述栅介质层的介电常数;以及,设置于所述隔离层背离所述基板一侧的第三导电层;其中,所述第一电极引线设置于所述第一导电层或所述第二导电层,且所述第二电极引线设置于所述第三导电层。此 ...
【技术保护点】
一种阵列基板,包括显示区域及环绕所述显示区域的非显示区域,所述非显示区域包括多条第一电极引线和多条第二电极引线,其特征在于,所述阵列基板还包括:基板;设置于所述基板表面的第一导电层,所述第一导电层包括栅极;设置于所述基板与所述第一导电层之间的半导体层,所述半导体层包括有源区,设置于所述半导体层和所述第一导电层之间的栅绝缘层;设置于所述第一导电层背离所述基板一侧的栅介质层;设置于所述栅介质层背离所述基板一侧的第二导电层,所述第二导电层包括源漏极,其中,所述栅极、所述源漏极和所述有源区形成薄膜晶体管;设置于所述第二导电层背离所述基板一侧的隔离层,所述隔离层的厚度大于所述栅介质层的厚度,和/或所述隔离层的介电常数小于所述栅介质层的介电常数;以及,设置于所述隔离层背离所述基板一侧的第三导电层;其中,所述第一电极引线设置于所述第一导电层或所述第二导电层,且所述第二电极引线设置于所述第三导电层。
【技术特征摘要】
1.一种阵列基板,包括显示区域及环绕所述显示区域的非显示区域,所述非显示区域包括多条第一电极引线和多条第二电极引线,其特征在于,所述阵列基板还包括:基板;设置于所述基板表面的第一导电层,所述第一导电层包括栅极;设置于所述基板与所述第一导电层之间的半导体层,所述半导体层包括有源区,设置于所述半导体层和所述第一导电层之间的栅绝缘层;设置于所述第一导电层背离所述基板一侧的栅介质层;设置于所述栅介质层背离所述基板一侧的第二导电层,所述第二导电层包括源漏极,其中,所述栅极、所述源漏极和所述有源区形成薄膜晶体管;设置于所述第二导电层背离所述基板一侧的隔离层,所述隔离层的厚度大于所述栅介质层的厚度,和/或所述隔离层的介电常数小于所述栅介质层的介电常数;以及,设置于所述隔离层背离所述基板一侧的第三导电层;其中,所述第一电极引线设置于所述第一导电层或所述第二导电层,且所述第二电极引线设置于所述第三导电层。2.根据权利要求1所述的阵列基板,其特征在于,沿所述阵列基板的透光方向,所述第一电极引线和第二电极引线之间具有交叠区域。3.根据权利要求2所述的阵列基板,其特征在于,所述第一电极引线和第二电极引线的延伸方向相同。4.根据权利要求2所述的阵列基板,其特征在于,所述第一电极引线和第二电极引线的延伸方向之间具有夹角。5.根据权利要求1所述的阵列基板,其特征在于,所述第一电极引线和第二电极引线的电阻相同。6.根据权利要求1所述的阵列基板,其特征在于,所述非显示区域包括栅极驱动电路区域和台阶区域,其中,位于所述栅极驱动电路区域包括多条栅极线引线,每一条栅极线引线分别与所述阵列基板的一栅极线相连;且位于所述台阶区域包括多条数据线引线,每一条数据线引线分别与所述阵列基板的一数据线相连;其中,所述第一电极引线和第二电极引线均为栅极线引线或数据线引线。7.根据权利要求1所述的阵列基板,其特征在于,所述隔离层的厚度不小于1.8微米。8.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括:所述基板、第一导电层、栅介质层、第二导电层;设置于所述第二导电层背离所述基板一侧的第一绝缘层;设置于所述第一绝缘层背离所述基板一侧的第一电极;设置于所述第一电极背离所述基板一侧的第二绝缘层;设置于所述第二绝缘层背离所述基板一侧的第二电极;设置于所述第二电极背离所述基板一侧的第三绝缘层;以及,设置于所述第三绝缘层背离所述基板一侧的所述第三导电层;其中,所述隔离层包括所述第一绝缘层、第二绝缘层和第三绝缘层。9.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括:所述基板、第一导电层、栅介质层、第二导电层;设置于所述第二导电层背离所述基板一侧的第一绝缘层;设置于所述第一绝缘层背离所述基板一侧的第一电极;设置于所述第一电极背离所述基板一侧的第二绝缘层;设置于所述第二绝缘层背离所述基板一侧的所...
【专利技术属性】
技术研发人员:王超,
申请(专利权)人:上海天马微电子有限公司,天马微电子股份有限公司,
类型:发明
国别省市:上海,31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。