The embodiment of the present application provides an array substrate, a display device and a drive method thereof. Among them, the application cases in the array substrate, including the gate line and the data line, and set in the gate line and the data line surrounding the pixel electrode area; characterized in that every two pixel electrode is provided with a data line, the data line is two pixel electrode for the adjacent data signal three; gate line is arranged between two adjacent rows of pixel electrodes, the three gate lines in a row at the same time as the two pixel electrode provides a control signal, the other two were the two pixel electrode provides a control signal; wherein each of the pixel electrodes through two series transistors connected to its the adjacent data line. The scheme in the embodiment of the invention can effectively reduce the cost of the source driving IC and reduce the leakage current to meet the requirements of low frequency and low power consumption display.
【技术实现步骤摘要】
阵列基板、显示装置及其驱动方法
本专利技术涉及显示
,尤其涉及一种阵列基板、显示装置及其驱动方法。
技术介绍
在平板显示器的阵列基板上,如图1所示的双栅设计一般是一种栅线数目加倍,数据线数目减半,能够有效降低源极驱动IC成本的像素设计方案。如图1所示,阵列基板上的像素电极P11连接到晶体管T11,晶体管T11连接至数据线D1,晶体管T11的栅极连接至栅线G2。像素电极P12连接到晶体管T12,晶体管T12连接至数据线D1,晶体管T12的栅极连接至栅线G1。同一行像素P13和P14等按照类似的方式布置晶体管及其连接方式。后续行像素及其晶体管的布置方式和连接方式以此类推。本申请的专利技术人在实施上述结构的过程中发现:对于低频(例如1Hz)显示面板,在图1所示的阵列基板上施加低频信号,其像素电压保持时间较长,漏电流较大,漏电风险大,无法满足低频低功耗显示需求。
技术实现思路
本专利技术的目的是提供一种阵列基板、显示装置及其驱动方法,可以有效地降低源极驱动IC成本,同时降低漏电流,满足低频低功耗显示需求。本申请实施例提供了一种阵列基板,包括栅线和数据线、以及设置在栅线和 ...
【技术保护点】
一种阵列基板,包括栅线和数据线、以及设置在栅线和数据线围设区域内的像素电极;其特征在于,每隔两列像素电极设有一条数据线,该数据线为其相邻的两列像素电极提供数据信号;相邻两行像素电极之间设有三条栅线,该三条栅线中的一条同时为所述两行像素电极提供控制信号,另外两条分别为所述两行像素电极提供控制信号;所述每个像素电极通过两个串联的晶体管连接到与其相邻的数据线。
【技术特征摘要】
1.一种阵列基板,包括栅线和数据线、以及设置在栅线和数据线围设区域内的像素电极;其特征在于,每隔两列像素电极设有一条数据线,该数据线为其相邻的两列像素电极提供数据信号;相邻两行像素电极之间设有三条栅线,该三条栅线中的一条同时为所述两行像素电极提供控制信号,另外两条分别为所述两行像素电极提供控制信号;所述每个像素电极通过两个串联的晶体管连接到与其相邻的数据线。2.根据权利要求1所述的阵列基板,其特征在于,所述两个晶体管分别由两条栅线控制,其中一个晶体管连接像素电极,另一个晶体管连接数据线。3.根据权利要求2所述的阵列基板,其特征在于,所述相邻两行像素电极之间的相邻第一和第二栅线控制的两个晶体管串联至第一像素,所述相邻两行像素电极之间的相邻第二和第三栅线控制的两个晶体管串联至第二像素电极,其中所述第一像素电极和第二像素电极分别位于相邻行和相邻列上。4.根据权利要求3所述的阵列基板,其特征在于,连接所述第一像素电极和第二像素电极的晶体管连接到同一条数据线。5.根据权利要求3所述的阵列基板,其特征在于,连接所述第一像素的两个晶体管中,第一晶体管的栅极连接至所述第一栅线,该第一晶体管的漏极连接所述第一像素的像素电极,该第一晶体管的源极连接第二晶体管的漏极;所述第二晶体管的栅极连接至所述第二栅线,该第二晶体管的源极连接所述数据线;连接所述第二像素的两个晶体管中,第四晶体...
【专利技术属性】
技术研发人员:王景棚,米磊,薛艳娜,白璐,包智颖,张勇,华刚,方浩博,
申请(专利权)人:京东方科技集团股份有限公司,北京京东方光电科技有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。