栅极驱动电路、驱动方法和显示装置制造方法及图纸

技术编号:14881910 阅读:99 留言:0更新日期:2017-03-24 04:24
本发明专利技术的主要目的在于提供一种栅极驱动电路、驱动方法和显示装置。栅极驱动电路包括输出控制单元和预充电控制单元;输出控制单元包括M‑1级输出控制模块;预充电控制单元包括M‑1级预充电控制模块;第N级预充电控制模块在第N级栅极驱动信号输出阶段控制第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端不连接,在第N+1级预充电阶段控制第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端连接;M为大于1的正整数,N+1小于或等于M,N为正整数。本发明专利技术解决现有技术中无法在使得栅极驱动电路具有预充电功能的同时实现显示面板的低功耗设计的问题。

【技术实现步骤摘要】

本专利技术涉及显示驱动
,尤其涉及一种栅极驱动电路、驱动方法和显示装置
技术介绍
现有的栅极驱动电路存在以下问题:“削角功能”是在PowerIC(电源集成电路)设计中,通过对地放电,将恒压的高电压变成具有“削角”波形的电压VGHM,VGHM输入栅极驱动芯片,最终形成带有“削角”功能的TFT(薄膜晶体管)的开启电压Von,直接对地放掉的电荷未能被有效利用;一行TFT关闭时,该行栅线由高电平通过电荷释放变成低电平,这部分直接释放的电荷也能重复利用;分辨率越高的液晶面板每行的充电时间越短,栅线逐行开启不能确保像素能够充入预设电压值,即充电率不足。
技术实现思路
本专利技术的主要目的在于提供一种栅极驱动电路、驱动方法和显示装置,解决现有技术中无法在使得栅极驱动电路具有预充电功能的同时实现显示面板的低功耗设计的问题。为了达到上述目的,本专利技术提供了一种栅极驱动电路,包括M个级联的移位寄存器单元和M级栅极驱动信号输出端,所述栅极驱动电路还包括输出控制单元和预充电控制单元,其中,所述输出控制单元包括M-1级输出控制模块;所述预充电控制单元包括M-1级预充电控制模块;第N级输出控制模块连接于第N级移位寄存器单元的输出端与第N级栅极驱动信号输出端之间,用于在第N级栅极驱动信号输出阶段控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端连接,在第N+1级预充电阶段控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端不连接;第N级预充电控制模块连接于所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端之间,用于在第N级栅极驱动信号输出阶段控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端不连接,在第N+1级预充电阶段控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端连接;M为大于1的正整数,N+1小于或等于M,N为正整数。实施时,所述输出控制单元包括的所有级输出控制模块都与一控制时钟信号端连接;第N级输出控制模块具体用于在该控制时钟信号端的控制下,在第N级驱动信号输出阶段控制第N级移位寄存器单元的输出端与第N级栅极驱动信号输出端连接,在第N+1级预充电阶段控制第N级移位寄存器单元的输出端与第N级栅极驱动信号输出端不连接;所述预充电控制单元包括的所有级预充电控制模块也都与该控制时钟信号端连接;第N级预充电控制模块具体用于在第N级栅极驱动信号输出端和该控制时钟信号端的控制下,在第N级栅极驱动信号输出阶段控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端不连接,在第N+1级预充电阶段控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端连接。实施时,所述第N级输出控制模块包括:输出控制晶体管,栅极与所述控制时钟信号端连接,第一极与所述第N级栅极驱动信号输出端连接,第二极与第N级移位寄存器单元的输出端连接;所述第N级预充电控制模块包括:第一预充电控制晶体管,栅极和第一极都与所述第N级栅极驱动信号输出端连接;以及,第二预充电控制晶体管,栅极与所述控制时钟信号端连接,第一极与所述第一预充电控制晶体管的第二极连接,第二极与所述第N+1级栅极驱动信号输出端连接。实施时,所述输出控制晶体管为p型晶体管,所述第一预充电控制晶体管和所述第二预充电控制晶体管都为n型晶体管,所述控制时钟信号端用于在所述第N级栅极驱动信号输出阶段输出低电平和在所述第N+1级预充电阶段输出高电平。实施时,所述输出控制晶体管和所述第一预充电控制晶体管都为n型晶体管,所述第二预充电控制晶体管为p型晶体管,所述控制时钟信号端用于在所述第N级栅极驱动信号输出阶段输出高电平和在所述第N+1级预充电阶段输出低电平。本专利技术还提供了一种栅极驱动电路的驱动方法,应用于上述的栅极驱动电路,所述栅极驱动电路的驱动方法包括:在第N级栅极驱动信号输出阶段,第N级输出控制模块控制第N级移位寄存器单元的输出端与第N级栅极驱动信号输出端连接,第N级预充电控制模块控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端不连接;在第N+1级预充电阶段,第N级输出控制模块控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端不连接,第N级预充电控制模块控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端连接。实施时,当输出控制单元包括的所有级输出控制模块都与一控制时钟信号端连接,并预充电控制单元包括的所有级预充电控制模块也都与该控制时钟信号端连接时,所述在第N级栅极驱动信号输出阶段,第N级输出控制模块控制第N级移位寄存器单元的输出端与第N级栅极驱动信号输出端连接,第N级预充电控制模块控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端不连接步骤具体包括:在第N级栅极驱动信号输出阶段,在该控制时钟信号端的控制下,第N级输出控制模块控制第N级移位寄存器单元的输出端与第N级栅极驱动信号输出端连接;在第N级栅极驱动信号输出阶段,在第N级栅极驱动信号输出端和该控制时钟信号端的控制下,第N级预充电控制模块控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端不连接;所述在第N+1级预充电阶段,第N级输出控制模块控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端不连接,第N级预充电控制模块控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端连接步骤包括:在第N+1级预充电阶段,在该控制时钟信号端的控制下,第N级输出控制模块控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端不连接;在第N+1级预充电阶段,在第N级栅极驱动信号输出端和该控制时钟信号端的控制下,第N级预充电控制模块控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端连接。本专利技术还提供了一种显示装置,包括上述的栅极驱动电路。与现有技术相比,本专利技术所述的栅极驱动电路、驱动方法和显示装置,通过增加包括多级输出控制模块,以及增加包括多级预充电控制模块的预充电控制单元,通过相应级输出控制模块控制在相应级栅极驱动信号输出阶段控制栅极驱动信号能够正常输出,通过相应级预充电控制模块在相应下一级预充电阶段控制相应级栅极驱动信号输出端与相邻下一级栅极驱动信号输出端连接,以使得本级栅极驱动信号具有削角,并同时通过本级栅极驱动信号的电位的下降为相邻下一行预充电,从而在本行栅线和相邻下一行栅线之间进行电荷共享,对电荷充分再利用,达到低功耗的目的。附图说明图1是本专利技术实施例所述的栅极驱动电路的结构图;图2是本专利技术所述的栅极驱动电路的一具体实施例的电路图;图3是本专利技术如图2所示的栅极驱动电路的具体实施例的工作时序图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。本专利技术实施例所述的栅极驱动电路,包括M个级联的移位寄存器单元和M级栅极驱动信号输出端,所述栅极驱动电路还包括输出控制单元和预充电控制单元,其中,所述输出控制单元包括M-1级输出控制模块;所述预充电控制单元包括M-1级预本文档来自技高网...
栅极驱动电路、驱动方法和显示装置

【技术保护点】
一种栅极驱动电路,包括M个级联的移位寄存器单元和M级栅极驱动信号输出端,其特征在于,所述栅极驱动电路还包括输出控制单元和预充电控制单元,其中,所述输出控制单元包括M‑1级输出控制模块;所述预充电控制单元包括M‑1级预充电控制模块;第N级输出控制模块连接于第N级移位寄存器单元的输出端与第N级栅极驱动信号输出端之间,用于在第N级栅极驱动信号输出阶段控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端连接,在第N+1级预充电阶段控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端不连接;第N级预充电控制模块连接于所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端之间,用于在第N级栅极驱动信号输出阶段控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端不连接,在第N+1级预充电阶段控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端连接;M为大于1的正整数,N+1小于或等于M,N为正整数。

【技术特征摘要】
1.一种栅极驱动电路,包括M个级联的移位寄存器单元和M级栅极驱动信号输出端,其特征在于,所述栅极驱动电路还包括输出控制单元和预充电控制单元,其中,所述输出控制单元包括M-1级输出控制模块;所述预充电控制单元包括M-1级预充电控制模块;第N级输出控制模块连接于第N级移位寄存器单元的输出端与第N级栅极驱动信号输出端之间,用于在第N级栅极驱动信号输出阶段控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端连接,在第N+1级预充电阶段控制所述第N级移位寄存器单元的输出端与所述第N级栅极驱动信号输出端不连接;第N级预充电控制模块连接于所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端之间,用于在第N级栅极驱动信号输出阶段控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端不连接,在第N+1级预充电阶段控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端连接;M为大于1的正整数,N+1小于或等于M,N为正整数。2.如权利要求1所述的栅极驱动电路,其特征在于,所述输出控制单元包括的所有级输出控制模块都与一控制时钟信号端连接;第N级输出控制模块具体用于在该控制时钟信号端的控制下,在第N级驱动信号输出阶段控制第N级移位寄存器单元的输出端与第N级栅极驱动信号输出端连接,在第N+1级预充电阶段控制第N级移位寄存器单元的输出端与第N级栅极驱动信号输出端不连接;所述预充电控制单元包括的所有级预充电控制模块也都与该控制时钟信号端连接;第N级预充电控制模块具体用于在第N级栅极驱动信号输出端和该控制时钟信号端的控制下,在第N级栅极驱动信号输出阶段控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端不连接,在第N+1级预充电阶段控制所述第N级栅极驱动信号输出端和第N+1级栅极驱动信号输出端连接。3.如权利要求2所述的栅极驱动电路,其特征在于,所述第N级输出控制模块包括:输出控制晶体管,栅极与所述控制时钟信号端连接,第一极与所述第N级栅极驱动信号输出端连接,第二极与第N级移位寄存器单元的输出端连接;所述第N级预充电控制模块包括:第一预充电控制晶体管,栅极和第一极都与所述第N级栅极驱动信号输出端连接;以及,第二预充电控制晶体管,栅极与所述控制时钟信号端连接,第一极与所述第一预充电控制晶体管的第二极连接,第二极与所述第N+1级栅极驱动信号输出端连接。4.如权利要求3所述的栅极驱动电路,其特征在于,所述输出控制晶体管为p型晶体管,所述第一预充电控制晶体管和所述第二预充电控制晶体管都为n型晶体管,所述控制时钟信号端用于在所述第N级栅极驱动信号...

【专利技术属性】
技术研发人员:刘荣铖
申请(专利权)人:京东方科技集团股份有限公司合肥鑫晟光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1