用于高速通信的传送器件以及接口电路和包括它们的系统技术方案

技术编号:14770031 阅读:155 留言:0更新日期:2017-03-08 14:01
一种传送器件可以包括编码器、时序传送控制器以及传送驱动器。编码器可以根据控制符号来产生传送控制信号。时序传送控制器可以从传送控制信号来产生驱动控制信号。传送驱动器可以基于驱动控制信号而将每个导线驱动到多电平之中的一个电平。时序传送控制器可以根据导线要被驱动到的电平来控制驱动控制信号的产生时序。

【技术实现步骤摘要】
相关申请的交叉引用本申请要求2015年8月31日提交给韩国知识产权局的申请号为10-2015-0122951的韩国专利申请的优先权,其全部内容通过引用其整体合并于此。
各个实施例总体而言涉及半导体系统,而更具体而言涉及用于高速通信的传送器件以及接口电路和包括它们的系统
技术介绍
个人用途的电子产品诸如个人计算器、平板PC、膝上型计算机和智能电话,可以用各种电子部件配置。电子产品内的两个不同的电子部件可以以高速通信以在短时间内处理大量的数据。电子部件一般可以经由接口电路通信。电子部件可以使用各种方案来通信,其中串行通信方案就是一个例子。随着电子部件的性能改善,非常需要一种通信方案能增加带宽和降低功耗。为了满足这种需要,在本领域需要各种新的串行通信方案。
技术实现思路
在一个实施例中,一种传送器件可以包括:逻辑电路,配置成产生控制符号;编码器,配置成基于控制符号来改变导线状态的信息,以及产生传送控制信号;时序传送控制器,配置成基于传送控制信号来产生驱动控制信号,并且通过比较之前输入的传送控制信号与当前输入的传送控制信号来控制驱动控制信号的产生时序;以及传送驱动器,配置成响应于驱动控制信号来将多个导线中的每个驱动到多电平之中的一个电平。在一个实施例中,一种传送器件可以包括:传送驱动器,配置成响应于多个驱动控制信号来将多个导线每个驱动到高电平、中电平和低电平中的一种;时序传送控制器,配置成:产生所述多个驱动控制信号以改变所述多个导线的电平,以及根据所述多个导线要被驱动到的电平来改变所述多个驱动控制信号的产生时间。附图说明图1是说明根据一个实施例的系统的示例性配置的代表的图。图2是说明根据一个实施例的系统的示例性配置和操作的代表的图。图3是说明包括电子部件的示例性系统的代表的图,电子部件使用参照图1和图2描述的平衡码多电平信号传送方案。图4是说明根据一个实施例的传送器件的示例性配置的代表的图。图5是说明图4所示的第一传送驱动器的示例性配置的代表的图。图6包括根据一个实施例的帮助解释基于控制符号的导线状态变化的表格和状态图的例子的代表。图7是说明图4所示的第一编码器的示例性配置的代表的图。图8是说明图7所示的旋转寄存器的示例性配置的代表的图。图9是说明图8所示的第一旋转电路的示例性配置的代表的图。图10是说明图7所示的反相寄存器的示例性配置的代表的图。图11是说明图10所示的第一反相电路的示例性配置的代表的图。图12是说明图5所示的第一传送控制器的示例性配置的代表的图。图13是说明图12所示的上控制器和下控制器的详细示例性配置的代表的图。图14是说明图13所示的上预加强缓冲器的示例性配置的代表的图。图15是说明图13所示的下预加强缓冲器的示例性配置的代表的图。图16是帮助解释根据一个实施例的传送器件的操作的示例图的代表。图17是说明根据一个实施例的传送器件的示例性配置和操作的代表的图。图18是说明根据一个实施例的传送器件的示例性配置的代表的图。图19是说明由图4所示的传送器件和图18所示的传送器件驱动导线的波形的例子的代表的图。图20是说明图18所示的第一时序传送控制器的示例性配置的代表的图。图21是说明图20所示的时序控制信号发生器的示例性配置的代表的图。图22A至图22C是说明图20所示的第一时序控制电路的示例性配置的代表的图。图23是说明根据一个实施例的驱动到各种电平的第一导线的示例性波形的代表的时序图。具体实施方式各个实施例涉及一种传送器件,所述传送器件在通过传送平衡码多电平符号而通信的系统中能根据传送的数据和/或符号来改变导线状态。在下文,将经由实施例的各个实例参照附图描述用于高速通信的传送器件以及接口电路和包括它们的系统。参见图1,根据一个实施例的系统1可以包括第一器件110和第二器件120。第一器件110可以代表传送数据的部件,以及第二器件120可以代表接收从第一器件110传送的数据的部件。例如,系统1可以包括主器件和从器件。当数据从主器件传送到从器件时,主器件可以是第一器件110,而从器件可以是第二器件120。相反地,当数据从从器件传送到主器件时,主器件可以是第二器件120,而从器件可以是第一器件110。主器件可以是诸如处理器的主机设备,且处理器可以包括中央处理单元(CPU)、图像处理单元(GPU)、多媒体处理器(MMP)或数字信号处理器(DSP)。可以通过组合具有各种功能的处理器芯片(诸如应用处理器)而以系统级芯片(SoC)的形式来实现主器件。从器件可以是存储器,以及存储器可以包括易失性存储器或非易失性存储器。易失性存储器可以包括例如但不限于,SRAM(静态RAM)、DRAM(动态RAM)或SDRAM(同步DRAM)。非易失性存储器可以包括ROM(只读存储器)、PROM(可编程ROM)、EEPROM(电可擦除且可编程ROM)、EPROM(电可编程ROM)、快闪存储器、PRAM(相变RAM)、MRAM(磁RAM)、RRAM(电阻式RAM)或FRAM(铁电RAM)。第一器件110和第二器件120可以通过经由至少一个信号传送线组而彼此电耦接来形成链接。第一器件110和第二器件120可以经由至少一个信号传送线组来用平衡码多电平信号传送方案通信。至少一个信号传送线组可以包括多个信号传送线。例如,在第一器件110和第二器件120使用n电平(相位或状态)信号传送方案的情况下,形成一个信号传送线组的信号传送线的数量可以等于或大于n。第一器件110和第二器件120可以经由多个信号传送线组来电耦接。参见图1,第一器件110和第二器件120可以经由第一信号传送线组131和第二信号传送线组132来电耦接,以及第一信号传送线组131和第二信号传送线组132中的每个可以包括至少n个信号传送线。第一器件110和第二器件120可以分别包括接口电路111和121。接口电路111和121可以是用于在第一器件110与第二器件120之间的通信的物理层。第一器件110的接口电路111可以将多个数据变换为n电平符号,以及经由信号传送线组131和132传送n电平符号到第二器件120。n电平符号可以用平衡码配置。第二器件120的接口电路121可以接收经由信号传送线组131和132传送的n电平符号,以及将n电平符号恢复成所述多个数据。例如,当多个数据是m个比特位时,第一器件110的接口电路111可以将m比特位的数据变换成多个n电平的符号,以及经由信号传送线来顺序地串行传送多个n电平符号。第二器件120的接口电路121可以顺序地接收多个n电平符号,以及基于多个n电平符号来恢复m比特位数据。当第一器件110和第二器件120包括多个信号传送线组时,与信号传送线组的数量*n电平符号相对应的信息可以同时传送。在一个实施例,一个n电平符号可以不用平衡码配置,而多个n电平符号可以用平衡码配置。也就是说,多个n电平符号整体可以成为平衡码。因此,即使每个符号不由平衡码配置,但是当多个n电平符号经由信号传送线组131和132传送时,可以实施平衡码多电平信号传送。图2是说明根据一个实施例的系统2的示例性配置和操作的代表的图。参见图2,根据一个实施例的系统2可以包括主器件210和从器件220。主器件210和从器件220可以配置一个链接。主器件210和从器本文档来自技高网...
用于高速通信的传送器件以及接口电路和包括它们的系统

【技术保护点】
一种传送器件,包括:逻辑电路,配置成产生控制符号;编码器,配置成:基于控制符号来改变导线状态的信息,以及产生传送控制信号;时序传送控制器,配置成:基于传送控制信号来产生驱动控制信号,并且通过比较之前输入的传送控制信号与当前输入的传送控制信号来控制驱动控制信号的产生时序;以及传送驱动器,配置成响应于驱动控制信号来将多个导线中的每个驱动到多电平之中的一个电平。

【技术特征摘要】
2015.08.31 KR 10-2015-01229511.一种传送器件,包括:逻辑电路,配置成产生控制符号;编码器,配置成:基于控制符号来改变导线状态的信息,以及产生传送控制信号;时序传送控制器,配置成:基于传送控制信号来产生驱动控制信号,并且通过比较之前输入的传送控制信号与当前输入的传送控制信号来控制驱动控制信号的产生时序;以及传送驱动器,配置成响应于驱动控制信号来将多个导线中的每个驱动到多电平之中的一个电平。2.根据权利要求1所述的传送器件,其中,控制符号包括保留信息、旋转信息和反相信息,以及其中,编码器根据保留信息、旋转信息和反相信息来产生传送控制信号。3.根据权利要求2所述的传送器件,其中,编码器包括:第一编码器,配置成:根据控制符号来改变导线状态的最高有效位MSB信息,以及产生第一传送控制信号;以及第二编码器,配置成:根据控制符号来改变导线状态的最低有效位LSB信息,以及产生第二传送控制信号。4.根据权利要求3所述的传送器件,其中,第一编码器包括:MSB旋转寄存器,配置成基于保留信息和旋转信息来产生MSB旋转编码信号;以及MSB反相寄存器,配置成:基于保留信息和反相信息来改变MSB旋转编码信号,以及产生第一传送控制信号。5.根据权利要求4所述的传送器件,其中,MSB旋转寄存器基于保留信息和旋转信息来旋转和改变MSB旋转编码信号的逻辑电平。6.根据权利要求5所述的传送器件,其中,MSB旋转寄存器在保留信息为第一电平时保持MSB旋转编码信号,以及其中,MSB旋转寄存器在保留信息为第二电平时基于旋转信息来按顺时针方向或逆时针方向旋转和改变MSB旋转编码信号的逻辑电平。7.根据权利要求4所述的传送器件,其中,MSB反相寄存器在保留信息为第一电平时通过保持MSB旋转编码信号来输出第一传送控制信号,以及其中,MSB反相寄存器在保留信息为第二电平时基于反相信息通过将MSB旋转编码信号的逻辑电平反相来输出第一传送控制信号。8.根据权利要求4所述的传送器件,其中,第二编码器包括:LSB旋转寄存器,配置成基于保留信息和旋转信息来产生LSB旋转编码信号;以及LSB反相寄存器,配置成:基于保留信息和反相信息来改变LSB旋转编码信号,以及产生第二传送控制信号。9.根据权利要求3所述的传送器件,其中,时序传送控制器包括:第一时序传送控制器,配置成基于第一传送控制信号和第二传送控制信号来产生用于驱动第一导线的第一驱动控制信号;第二时序传送控制器,配置成基于第一传送控制信号和第二传送控制信号来产生用于驱动第二导线的第二驱动控制信号;以及第三时序传送控制器,配置成基于第一传送控制信号和第二传送控制信号来产生用于驱动第三导线的第三驱动控制信号。10.根据权利要求9所述的传送器件,其中,第一时序传送控制器包括:时序控制信号发生器,配置成:比较之前输入的第一传送控制信号和第二传送控制信号与当前输入的第一传送控制信号和第二传送控制信号,并产生时序控制信号;第一上/下控制器,配置成:响应于时序控制信号而将当前输入的第一传送控制信号延迟,并产生第一上控制信号和第一下控制信号;以及第二上/下控制器,配置成:响应于时序控制信号而将当前输入的第二传送控制信号延迟,并产生第二上控制信号和第二下控制信号。11.根据权利要求10所述的传送器件,其中,当之前输入的第一传送控制信号和第二传送控制信号为第一电平或第二电平且当前输入的第一传送控制信号和第二传送控制信号具有不同电平时,时序控制信号发生器将前导信号使能。12.根据权利要求11所述的传送器件,其中,当之前输入的第一传送控制信号和第二传送控制信号具有不同电平且当前输入的第一传送控制信号和第二传送控制信号为第一电平或第二电平时,时序控制信号发生器将滞后信号使能。13.根据权利要求12所述的传送器件,其中,当之前输入的第一传送控制信号和第二传送控制信号为第一电平且当前输入的第一传送控制信号和第二传送控制信号为第二电平时,或者当之前输入的第一传送控制信号和第二传送控制信号为第二电平且当前输入的第一传送控制信号和第二传送控制信号为第一电平时,时序控制信号发生器将前导信号和滞后信号都禁止。14.根据权利要求10所述的传送器件,其中,第一上/下控制器包括:第一时序控制电路,配置成响应于时序控制信号而从当前输入的第一传送控制信号产生第一时序编码信号;以及第一上/下缓冲器,配置成从第一时序编码信号产生第一上控制信号和第一下控制信号。15.根据权利要求14所述的传送器件,其中,第二上/下控制器包括:第二时序控制电路,...

【专利技术属性】
技术研发人员:沈钟周
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1