一种芯片压焊块的制造方法及芯片技术

技术编号:14354797 阅读:148 留言:0更新日期:2017-01-07 18:02
本发明专利技术公开了一种芯片压焊块的制造方法,包括步骤:在形成导电结构的衬底上生长出第一钝化层;涂覆光刻胶,进行光刻,并刻蚀所述第一钝化层形成芯片的压焊块窗口;去除所述光刻胶;进行等离子体钝化处理,在所述压焊块窗口表面生成第二钝化层,所述第二钝化层为金属氧化物薄膜,该金属氧化物薄膜可以防止芯片压焊块暴露在空气中发生电化学腐蚀,而且不会影响后续的封装打线。本发明专利技术还公开了一种芯片,所述芯片可避免压焊块被腐蚀。

【技术实现步骤摘要】

本专利技术涉及半导体集成电路制造领域,尤其涉及一种芯片压焊块的制造方法及芯片
技术介绍
在集成电路芯片的制造过程中,完成所有的前段器件制造以及后段金属互联之后,会在芯片的表面生长一层钝化层,以防止金属线在后续的步骤被机械损伤或被腐蚀。然而芯片的压焊块部分必须暴露出来,以便测试和封装。由于压焊块窗口没有任何钝化层的保护,金属直接裸露在空气中,容易在后续的工艺步骤中与空气中的水汽及含氯含氟的杂质气体发生反应而导致表面腐蚀,因此会影响芯片性能甚至导致打线失效。如图1为正常的压焊块表面的光学显微镜图,图2为发生腐蚀的压焊块表面的光学显微镜图。目前为防止压焊块发生电化学腐蚀的方法主要是从环境控制方面入手,通常有以下两个方法:1.芯片在FAB(WaferFabricationFactory)厂完成加工以后,立即进入封装厂进行切割和封装,严格控制之间的等待时间;2.由FAB厂将芯片真空包装再寄往封装公司,芯片一旦拆封,需立即置于氮气柜中。上述两种方法可以减少压焊块发生电化学腐蚀的概率,但都不容易实现,且包装和储存成本较高。
技术实现思路
为改进现有技术中存在的问题,本专利技术提供一种芯片压焊块的制造方法,以解决芯片压焊块暴露在空气中发生电化学腐蚀的问题。本专利技术提供的一种芯片压焊块的制造方法,包括:在形成导电结构的衬底上生长出第一钝化层;涂覆光刻胶,进行光刻,并刻蚀所述第一钝化层形成芯片的压焊块窗口;去除所述光刻胶;进行等离子体钝化处理,在所述压焊块窗口表面生成第二钝化层,所述第二钝化层为金属氧化物薄膜。较佳地,所述等离子体钝化处理为将所述芯片置于通入氧气,或者氧气与惰性气体的混合气体的干法去胶设备中。较佳地,所述去除所述光刻胶,具体包括:首先将所述芯片置于所述干法去胶设备中进行干法去胶处理;然后进行湿法去胶处理,去除残余的光刻胶和干法去胶处理时产生的副产物。较佳地,所述湿法去胶为将芯片置于有机溶剂中进行湿法去胶,所述有机溶剂至少包括以下之一:丙酮、N-甲基吡咯烷酮、二甲基乙酰胺、二乙二醇丁醚。较佳地,所述等离子体钝化处理时置于所述干法去胶设备中的时间比所述干法去胶处理时置于所述干法去胶设备中的时间短。较佳地,所述第二钝化层厚度在20~200埃之间。本专利技术还提供了一种芯片,包括:衬底层、第一钝化层和第二钝化层;所述衬底层包括电子元器件层和金属层;所述第一钝化层分布在所述金属层上压焊块窗口以外的表面上;所述第二钝化层分布在所述金属层上压焊块窗口的表面上,所述第二钝化层为金属氧化物薄膜。较佳地,所述第二钝化层的厚度小于所述第一钝化层的厚度。较佳地,所述第二钝化层厚度在20~200埃之间。与现有技术相比,本专利技术所提供的技术方案,在形成导电结构的衬底上生长出第一钝化层,涂覆光刻胶,进行光刻,并刻蚀第一钝化层形成芯片的压焊块窗口,去除光刻胶,进行等离子体钝化处理,在压焊块窗口表面生成第二钝化层金属氧化物薄膜。该金属氧化物薄膜可以防止压焊块发生腐蚀,而且不会影响后续的封装打线,从而解决了芯片压焊块暴露在空气中发生电化学腐蚀的问题。附图说明图1为正常压焊块表面的光学显微镜图片;图2为发生腐蚀的压焊块表面的光学显微镜图片;图3为本专利技术实施例中压焊块制作工艺流程图;图4为本专利技术实施例中压焊块制作过程示意图。具体实施方式下面结合附图及具体实施例对本专利技术进行详细说明。本专利技术提供一种芯片压焊块的制造方法,参考附图3所示的工艺流程图,包括:步骤301,在形成导电结构的衬底上生长出第一钝化层;步骤302,涂覆光刻胶,进行光刻,并刻蚀所述第一钝化层形成芯片的压焊块窗口;步骤303,去除所述光刻胶;步骤304,进行等离子体钝化处理,在所述压焊块窗口表面生成第二钝化层,所述第二钝化层为金属氧化物薄膜。其中,所述等离子体钝化处理为将所述芯片置于通入氧气,或者氧气与惰性气体的混合气体的干法去胶设备中。其中,所述去除所述光刻胶,具体包括:首先将所述芯片置于所述干法去胶设备中进行干法去胶处理;然后进行湿法去胶处理,去除残余的光刻胶和干法去胶处理时产生的副产物。所述湿法去胶为将芯片置于有机溶剂中进行湿法去胶,所述有机溶剂至少包括以下之一:丙酮、N-甲基吡咯烷酮、二甲基乙酰胺、二乙二醇丁醚。其中,所述等离子体钝化处理时置于所述干法去胶设备中的时间比所述干法去胶处理时置于所述干法去胶设备中的时间短。所述第二钝化层厚度在20~200埃之间。上述方法最终在压焊块窗口表面生成第二钝化层金属氧化物薄膜。该金属氧化物薄膜可以防止压焊块发生腐蚀,而且不会影响后续的封装打线,从而解决了芯片压焊块暴露在空气中发生电化学腐蚀的问题。图4为本专利技术实施例中压焊块制作过程示意图。参考附图4,本专利技术实施例中压焊块制作过程包括以下步骤:步骤301,在形成导电结构的衬底上生长出第一钝化层,如图4中A所示。半导体衬底包括电子元器件层401和金属层402,金属层402材料可以为铜或者其它金属材料。在衬底表面生长出第一钝化层403,第一钝化层403的材料为SiN或SiO2类含硅的绝缘材料,第一钝化层403的作用是保护金属线不发生腐蚀或机械损伤。步骤302,涂覆光刻胶404,如图4中B所示;进行光刻,并刻蚀所述第一钝化层形成芯片的压焊块窗口405,如图4中C所示。此时芯片的压焊块以外的部分覆盖有第一钝化层403和光刻胶404。步骤303,去除所述光刻胶404。首先将所述芯片置于所述干法去胶设备中进行干法去胶处理;然后进行湿法去胶处理,去除残余的光刻胶和干法去胶处理时产生的副产物。本步骤中,干法去胶为将芯片置于通入氧气,或者氧气与惰性气体的混合气体的干法去胶设备中。干法去胶设备通常采用灰化器(Asher),通过高频RF射频将氧气电离成等离子体,等离子体可以在较低的温度下(150~300摄氏度)与光刻胶404发生化学反应,生成气体并排除,达到去胶的目的。干法去胶之后,芯片表面会残留一定的干法去胶副产物和残余光刻胶406,如图4中D所示。本步骤中,湿法去胶为将芯片置于有机溶剂中进行湿法去胶,有机溶剂通常为丙酮或羟基多巴胺类有机溶剂,至少包括以下之一:丙酮、N-甲基吡咯烷酮、二甲基乙酰胺、二乙二醇丁醚。所述湿法去胶设备为酸槽,将带有光刻胶的芯片浸入装满有机溶剂的工艺酸槽中,彻底去除残余的光刻胶和干法去胶处理时产生的副产物,如图4中E所示。步骤304,进行等离子体钝化处理,在所述压焊块窗口表面生成第二钝化层,所述第二钝化层为金属氧化物薄膜。本步骤中,离子体钝化处理为将芯片置于通入氧气,或者氧气与惰性气体的混合气体的干法去胶设备中。干法去胶设备通常采用灰化器(Asher),通过高频RF射频将氧气电离成等离子体,等离子体可以在较低的温度下(150~300摄氏度)与压焊块表面发生化学反应,生成金属氧化物薄膜,形成第二钝化层407,如图4中F所示。进一步地,第二钝化层407厚度在20~200埃之间。第二钝化层金属氧化物薄膜太厚会影响后续的封装打线,太薄了会失去保护的效果。将厚度值控制在20~200埃之间,可以防止压焊块发生腐蚀,而且不会影响后续的封装打线。进一步地,通过设定不同型号的干法去胶设备的氧化速率和去胶时间,可以达到控制第二钝化层407厚度的目的。本专利技术实施例还提供了一种芯本文档来自技高网...
一种芯片压焊块的制造方法及芯片

【技术保护点】
一种芯片压焊块的制造方法,其特征在于,该方法包括:本专利技术提供的一种芯片压焊块的制造方法,包括:在形成导电结构的衬底上生长出第一钝化层;涂覆光刻胶,进行光刻,并刻蚀所述第一钝化层形成芯片的压焊块窗口;去除所述光刻胶;进行等离子体钝化处理,在所述压焊块窗口表面生成第二钝化层,所述第二钝化层为金属氧化物薄膜。

【技术特征摘要】
1.一种芯片压焊块的制造方法,其特征在于,该方法包括:本发明提供的一种芯片压焊块的制造方法,包括:在形成导电结构的衬底上生长出第一钝化层;涂覆光刻胶,进行光刻,并刻蚀所述第一钝化层形成芯片的压焊块窗口;去除所述光刻胶;进行等离子体钝化处理,在所述压焊块窗口表面生成第二钝化层,所述第二钝化层为金属氧化物薄膜。2.如权利要求1所述的方法,其特征在于,所述等离子体钝化处理为将所述芯片置于通入氧气,或者氧气与惰性气体的混合气体的干法去胶设备中。3.如权利要求2所述的方法,其特征在于,所述去除所述光刻胶,具体包括:首先将所述芯片置于所述干法去胶设备中进行干法去胶处理;然后进行湿法去胶处理,去除残余的光刻胶和干法去胶处理时产生的副产物。4.如权利要求3所述的方法,其特征在于,所述湿法去胶为将芯片置于有机溶剂中进行湿法去胶,所述有...

【专利技术属性】
技术研发人员:石金成马万里高振杰崔永军汪龙强
申请(专利权)人:北大方正集团有限公司深圳方正微电子有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1