阵列基板及其电路驱动方法、显示装置制造方法及图纸

技术编号:13339832 阅读:165 留言:0更新日期:2016-07-13 14:16
本发明专利技术涉及一种阵列基板及其电路驱动方法、显示装置,其中的阵列基板中的每一行像素单元由多组像素单元组成,每组像素单元包括一个第一像素单元和一个第二像素单元;每一行像素单元所对应的第一扫描线连接第一像素单元内的开关模块的第一端;每一行像素单元所对应的第二扫描线连接第二像素单元内的开关模块的第一端;所有的数据线连接数据驱动电路,该数据驱动电路用于在任一行像素单元所对应的第一扫描线或第二扫描线加载有效电平时,向该行的每一组像素单元所对应的两条数据线分别输出大小相同而极性相反的两个数据电压。基于此,本发明专利技术可以实现在极性反转的基础上水平串扰的进一步消除,有利于取得更优的显示性能。

【技术实现步骤摘要】

本专利技术涉及显示
,具体涉及一种阵列基板及其电路驱动方法、显示装置。
技术介绍
现有的液晶显示器中,水平串扰(HorizontalCrosstalk)是一种普遍存在的现象,其会引发画面亮暗不均、闪烁(Flicker)等显示问题,对显示质量造成不良影响。产生这种现象的原因主要在于公共电极所具有的电阻过大、以及公共电极与数据线之间所具有的耦合电容过大,从而会使得数据线上的电压跳变引起公共电极上的电压不稳,进而使得不同行的像素在相同灰阶电压的驱动下呈现不同的灰阶值,引发显示问题。对此,现有技术采用点反转或者列反转的方式,使得同一行中相邻数据线具有相反的电压极性,从而在总体上抵消对公共电极上电压的影响,可以在很大程度上抑制水平串扰的产生。然而在一些比较特殊的情况下,具有相反电压极性的灰阶电压在幅值上的差异也会导致公共电极上电压的跳变,从而导致水平串扰的产生。
技术实现思路
针对现有技术中的缺陷,本专利技术提供一种阵列基板及其电路驱动方法、显示装置,可以实现在极性反转的基础上进一步消除水平串扰。第一方面,一种阵列基板,其特征在于,包括行列设置的若干个像素单元;对应于每一行像素单元设有一条第一扫描线和一条第二扫描线,对应于每一列像素单元设有一条数据线;所述像素单元内设有像素电极与开关模块,所述开关模块用于在第一端处为有效电平时导通第二端与第三端;所述开关模块的第三端连接所在像素单元内的像素电极;所述开关模块的第二端连接所在像素单元所对应的数据线;每一行像素单元由多组像素单元组成,每组像素单元包括一个第一像素单元和一个第二像素单元;每一行像素单元所对应的第一扫描线连接所述第一像素单元内的开关模块的第一端;每一行像素单元所对应的第二扫描线连接所述第二像素单元内的开关模块的第一端;所有的数据线连接数据驱动电路,该数据驱动电路用于在任一行像素单元所对应的第一扫描线或第二扫描线加载所述有效电平时,向该行的每一组像素单元所对应的两条数据线分别输出大小相同而极性相反的两个数据电压。可选地,所有的第一扫描线和所有的第二扫描线连接扫描驱动电路,该扫描驱动电路用于按照第一扫描线加载有效电平的第一时间段在先,第二扫描线加载有效电平的第二时间段在后的顺序,逐行地向每一行像素单元所对应的第一扫描线及第二扫描线施加有效电平。可选地,对应于任意一行像素单元,所述第一时间段的结束时刻不晚于所述第二时间段的开始时刻。可选地,所述像素单元内还设有存储电容,该存储电容的两端分别连接所述像素电极和公共电压线。可选地,在任一列像素单元中,全部的像素单元为第一像素单元,或者全部的像素单元为第二像素单元。可选地,每一列像素单元中,所述第一像素单元与所述第二像素单元交替排列。可选地,每一行像素单元中,所述第一像素单元与所述第二像素单元交替排列。可选地,每一行像素单元中,k个相邻的第一像素单元与k个相邻的第二像素单元交替排列;所述k为大于1的整数。第二方面,本专利技术还提供了一种阵列基板的电路驱动方法,所述阵列基板包括行列设置的若干个像素单元;对应于每一行像素单元设有一条第一扫描线和一条第二扫描线,对应于每一列像素单元设有一条数据线;所述像素单元内设有像素电极与开关模块,所述开关模块用于在第一端处为有效电平时导通第二端与第三端;所述开关模块的第三端连接所在像素单元内的像素电极;所述开关模块的第二端连接所在像素单元所对应的数据线;每一行像素单元由多组像素单元组成,每组像素单元包括一个第一像素单元和一个第二像素单元;每一行像素单元所对应的第一扫描线连接所述第一像素单元内的开关模块的第一端;每一行像素单元所对应的第二扫描线连接所述第二像素单元内的开关模块的第一端;所述电路驱动方法包括:按照第一扫描线加载有效电平的第一时间段在先,第二扫描线加载有效电平的第二时间段在后的顺序,逐行地向每一行像素单元所对应的第一扫描线及第二扫描线施加有效电平;在任一行像素单元所对应的第一扫描线或第二扫描线加载所述有效电平时,向该行的每一组像素单元所对应的两条数据线分别输出大小相同而极性相反的两个数据电压。可选地,对应于任意一行像素单元,所述第一时间段的结束时刻不晚于所述第二时间段的开始时刻。第三方面,本专利技术还提供了一种显示装置,该显示装置包括上述任意一种的阵列基板。由上述技术方案可知,本专利技术利用每行像素单元对应两条扫描线的设计,使得一行像素电极在两个不同的时间段进行充电,从而在一部分数据线在加载数据电压以向像素电极充电的同时,另一部分数据线可以加载大小相同而极性相反的数据电压。从而,每一对像素单元都可以互相进行极性补偿而使得两条数据线的总体电压保持在恒定水平上,因而公共电极上的电压可以在任何一种显示画面下都保持稳定,实现在极性反转的基础上水平串扰的进一步消除。相对于现有技术,本专利技术可以将水平串扰从根本上消除,因此可以取得更优的显示性能。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单的介绍,显而易见地,下面描述中的附图是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本专利技术一个实施例中一种阵列基板的结构示意图;图2是本专利技术一个实施例中一种阵列基板中数据驱动电路的输出时序示意图;图3是本专利技术另一实施例中一种阵列基板的结构示意图;图4本专利技术一个实施例中一种阵列基板的电路驱动方法的步骤流程示意图。具体实施方式为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。图1是本专利技术一个实施例中一种阵列基板的结构示意图。参见图1,该阵列基板包括行列设置的若干个像素单元(例如图1示出了四行六列的像素单元)。对应于每一行的像素单元,设有一条第一扫描线(例如图1示出了四行第一扫描线G1a、G2a、G3a、G4a)和一条第二扫描线(例如图1示出了四行第二扫描线G1b、G2b、G3b、G4b)。对应本文档来自技高网...

【技术保护点】
一种阵列基板,其特征在于,包括行列设置的若干个像素单元;对应于每一行像素单元设有一条第一扫描线和一条第二扫描线,对应于每一列像素单元设有一条数据线;所述像素单元内设有像素电极与开关模块,所述开关模块用于在第一端处为有效电平时导通第二端与第三端;所述开关模块的第三端连接所在像素单元内的像素电极;所述开关模块的第二端连接所在像素单元所对应的数据线;每一行像素单元由多组像素单元组成,每组像素单元包括一个第一像素单元和一个第二像素单元;每一行像素单元所对应的第一扫描线连接所述第一像素单元内的开关模块的第一端;每一行像素单元所对应的第二扫描线连接所述第二像素单元内的开关模块的第一端;所有的数据线连接数据驱动电路,该数据驱动电路用于在任一行像素单元所对应的第一扫描线或第二扫描线加载所述有效电平时,向该行的每一组像素单元所对应的两条数据线分别输出大小相同而极性相反的两个数据电压。

【技术特征摘要】
1.一种阵列基板,其特征在于,包括行列设置的若干个像素单元;
对应于每一行像素单元设有一条第一扫描线和一条第二扫描线,对应
于每一列像素单元设有一条数据线;
所述像素单元内设有像素电极与开关模块,所述开关模块用于在
第一端处为有效电平时导通第二端与第三端;所述开关模块的第三端
连接所在像素单元内的像素电极;所述开关模块的第二端连接所在像
素单元所对应的数据线;
每一行像素单元由多组像素单元组成,每组像素单元包括一个第
一像素单元和一个第二像素单元;每一行像素单元所对应的第一扫描
线连接所述第一像素单元内的开关模块的第一端;每一行像素单元所
对应的第二扫描线连接所述第二像素单元内的开关模块的第一端;
所有的数据线连接数据驱动电路,该数据驱动电路用于在任一行
像素单元所对应的第一扫描线或第二扫描线加载所述有效电平时,向
该行的每一组像素单元所对应的两条数据线分别输出大小相同而极性
相反的两个数据电压。
2.根据权利要求1所述的阵列基板,其特征在于,所有的第一扫
描线和所有的第二扫描线连接扫描驱动电路,该扫描驱动电路用于按
照第一扫描线加载有效电平的第一时间段在先,第二扫描线加载有效
电平的第二时间段在后的顺序,逐行地向每一行像素单元所对应的第
一扫描线及第二扫描线施加有效电平。
3.根据权利要求2所述的阵列基板,其特征在于,对应于任意一
行像素单元,所述第一时间段的结束时刻不晚于所述第二时间段的开
始时刻。
4.根据权利要求1所述的阵列基板,其特征在于,所述像素单元
内还设有存储电容,该存储电容的两端分别连接所述像素电极和公共
电压线。
5.根据权利要求1所述的阵列基板,其特征在于,在任一列像素
单元中,全部的像素单元为第一像素单元,或者全部的像素单元为第
二像素单元。
6.根据权利要求1所述的阵列基板,其特征在于,每一列...

【专利技术属性】
技术研发人员:吴川
申请(专利权)人:京东方科技集团股份有限公司成都京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1