阵列基板和显示装置制造方法及图纸

技术编号:12625889 阅读:52 留言:0更新日期:2015-12-31 19:30
本发明专利技术涉及一种阵列基板和显示装置,阵列基板包括源极和漏极,还包括多条第一数据线,平行于宽边;多条第二数据线,平行于长边,用于连接第一集成电路和多条第一数据线;第一集成电路,设置在宽边的边框中,通过多条第二数据线向多条第一数据线传输数据信号。本发明专利技术通过将向数据线传输数据信号的第一集成电路设置在宽边的边框中,使得长边的边框中不再设置集成电路,便于降低长边的边框宽度,从而提高用户的观看效果。

【技术实现步骤摘要】

本专利技术涉及显示
,具体而言,涉及一种阵列基板和一种显示装置。
技术介绍
由于人的双眼横向分布,为了适应人眼观看,现有的显示装置一般采用宽屏的显示面板,即显示面板的长边长度明显大于宽边长度。显示面板中分布有多条与长边平行的栅线和多条与宽边平行的数据线,其中向数据线传输数据信号的集成电路位于长边的边框中,向栅线传输扫描信号的集成电路位于宽边的边框中。由于人眼对于长边的边框和宽边的边框敏感程度是不同的,在实际观看过程中,对于相同宽度的长边的边框以及宽边的边框,人眼更容易感觉到长边的边框干扰观看,而由于向数据线传输数据信号的集成电路的存在,使得长边的边框宽度难以降低。
技术实现思路
本专利技术所要解决的技术问题是,如何降低阵列基板中长边的边框宽度。为此目的,本专利技术提出了一种阵列基板,包括源极和漏极,还包括:多条第一数据线,平行于宽边;多条第二数据线,平行于长边,用于连接第一集成电路和所述多条第一数据线;所述第一集成电路,设置在所述宽边的边框中,通过多条第二数据线向多条第一数据线传输数据信号。优选地,还包括:m条栅线,平行于长边,用于向每个像素传输扫描信号, 其中,所述多条第二数据线为m条第二数据线,每条第二数据线与栅线平行。优选地,所述多条第一数据线为η条第一数据线,其中,所述η条第一数据线与源极和漏极位于同一层,所述m条第二数据线与所述m条栅线位于同一层,在所述η条第一数据线和所述m条第二数据线之间设置有栅绝缘层,第一数据线和第二数据线通过栅绝缘层中的过孔相连。优选地,m>n,所述m条第二数据线中的η条第二数据线一一对应连接所述η条第一数据线,所述m条第二数据线中的其他第二数据线悬空设置。优选地,每隔预设条数的第二数据线设置一条悬空的第二数据线。优选地,m>n,所述m条第二数据线中的η条第二数据线一一对应连接所述η条第一数据线,在所述m条第二数据线中的其他第二数据线中,X1条第二数据线中每y i条第二数据线连接至所述η条第一数据线中,到所述第一集成电路的距离大于或等于第一距离的&/^条第一数据线中的每条第一数据线,X2条第二数据线中每y 2条第二数据线连接至所述η条第一数据线中,到所述第一集成电路的距离小于第一距离且大于或等于第二距离的x2/y2条第一数据线中的每条第一数据线,…Xn条第二数据线中每y n条第二数据线连接至所述η条第一数据线中,到所述第一集成电路的距离小于第n-Ι距离且大于或等于第η距离的Xn/yn条第一数据线中的每条第一数据线,其中,Xn为大于O的整数,y ?为可整除X ?的整数,η为大于I的整数。优选地,m= η,所述m条第二数据线一一对应连接所述η条第一数据线。优选地,还包括:第二集成电路,设置在与所述第一集成电路所在宽边相对宽边的边框中,用于向栅线传输扫描信号。优选地,所述第一集成电路为多个,每个第一集成电路向与其相距小于预设距离的预设数目的第二数据线传输数据信号。本专利技术还提出了一种显示装置,包括上述任一项所述的阵列基板。根据上述技术方案,通过将向数据线传输数据信号的第一集成电路设置在宽边的边框中,使得长边的边框中不再设置集成电路,便于降低长边的边框宽度,从而提高用户的观看效果。【附图说明】通过参考附图会更加清楚的理解本专利技术的特征和优点,附图是示意性的而不应理解为对本专利技术进行任何限制,在附图中:图1示出了根据本专利技术一个实施例的阵列基板的示意图;图2示出了图1中虚线内的结构示意图;图3示出了根据本专利技术又一个实施例的阵列基板的示意图;图4示出了根据本专利技术又一个实施例的阵列基板的示意图;附图标号说明:1-第一数据线;2-第二数据线;3_第一集成电路;4-栅线;5_第二集成电路;10-宽边;11_宽边的边框;20_长边。【具体实施方式】为了能够更清楚地理解本专利技术的上述目的、特征和优点,下面结合附图和【具体实施方式】对本专利技术进行进一步的详细描述。需要说明的是,在不冲突的情况下,本申请的实施例及实施例中的特征可以相互组合。在下面的描述中阐述了很多具体细节以便于充分理解本专利技术,但是,本专利技术还可以采用其他不同于在此描述的其他方式来实施,因此,本专利技术的保护范围并不受下面公开的具体实施例的限制。如图1和图2所示,根据本专利技术一个实施例的阵列基板,包括源极和漏极,还包括:多条第一数据线I,平行于宽边10 ;多条第二数据线2,平行于长边20,用于连接第一集成电路3和多条第一数据线I ;第一集成电路3,设置在宽边的边框11中,通过多条第二数据线2向多条第一数据线I传输数据信号。通过将向第一数据线I传输数据信号的第一集成电路3设置在宽边的边框11中,使得长边的边框中不再设置集成电路,从而可以降低长边的边框宽度,提高用户的观看效果O优选地,还包括:m条栅线4,平行于长边20,用于向每个像素传输扫描信号,其中,多条第二数据线2为m条第二数据线2,每条第二数据线2与栅线4平行。在本实施例中,可以将第二数据线2的数量设置为与栅线4的数量相等,进一步可以将第二数据线2设置为与栅线4平行,例如可以在每条栅线4的一侧设置一条第二数据线2。优选地,多条第一数据线I为η条第一数据线1,其中,η条第一数据线I与源极和漏极位于同一层,m条第二数据线2与m条栅线4位于同一层,在η条第一数据线I和m条第二数据线2之间设置有栅绝缘层,第一数据线I和第二数据线2通过栅绝缘层中的过孔相连。通过将第一数据线I与源极和漏极设置在同一层,将第二数据线2与栅线4设置在同一层,可以在形成源极和漏极时形成第一数据线,在形成栅线4时形成第一数据线1,便于简化制作工艺。优选地,m>n,m条第二数据线2中的η条第二数据线2 —一对应连接η条第一数据线I,m条第二数据线2中的其他第二数据线2悬空设置。为了保证每条第一数据线I能够正常向像素传输数据信号,至少要保证一条第二数据线2对应一条第一数据线I,也即要保证m彡no本实施例中的栅线可以采用Triple Gate结构,也即对于分辨率为p*q的阵列基板,其中栅线的数量为3q,而对于一般阵列基板而言3q>p,也即m>n,因此可以设置m条第二数据线2中的η条第二数据线2对应连接至η条第一数据线,以使得第一集成电路3可以正常地通过η条第二数据线2向η条第一数据线I传输数据信号。优选地,每隔预设条数的第二数据线2设置一条悬空的第二数据线2。由于悬空的第二数据线2不与其他线路导通,不传输信号,也不会发热。因此每隔预设条数的第二数据线2设置一条悬空的第二数据线2可以降低多条第二数据线2的集中发热量。优选地,m&g当前第1页1 2 本文档来自技高网...

【技术保护点】
一种阵列基板,包括源极和漏极,其特征在于,还包括:多条第一数据线,平行于宽边;多条第二数据线,平行于长边,用于连接第一集成电路和所述多条第一数据线;所述第一集成电路,设置在所述宽边的边框中,通过多条第二数据线向多条第一数据线传输数据信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:栗峰王宝强朴相镇
申请(专利权)人:京东方科技集团股份有限公司北京京东方显示技术有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1