一种阵列基板、显示面板及显示装置制造方法及图纸

技术编号:12301450 阅读:67 留言:0更新日期:2015-11-11 11:37
本发明专利技术实施例提供了一种阵列基板、显示面板及显示装置,涉及显示技术领域,可简化显示面板三侧的边框,从视觉上达到近乎零边框的效果;并且不采用GOA设计,因此无需考虑与GOA输出相匹配的信号设计,驱动电路的成本也可以降低,整个显示也可避开因GOA设计所引起的相关信赖性不良。该阵列基板包括:显示区与位于显示区外侧靠近数据线一端的驱动电路区;显示区中设置有:数据线、栅线、沿数据线方向排列的与栅线相连的栅线导线;驱动电路区中设置有:驱动模块;依次连接驱动模块与每根栅线导线的栅线信号引线;依次连接驱动模块与每根数据线的数据线信号引线。本发明专利技术实施例用于阵列基板及包括该阵列基板的显示面板、显示装置的制备。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其涉及一种阵列基板、显示面板及显示装置
技术介绍
如图1所示,阵列基板上设置有由横纵交叉的数据线与栅线限定出的呈阵列排布的多个R(Red、红)、G(Green、绿)、B(Blue、蓝)子像素单元;图中以D1、D2、D3......示意出各根数据线,并以G1、G2、G3......示意出各根栅线。数据线一端设置有用于向数据线提供source(源极)信号的IC(IntegratedCircuit,集成电路),栅线一端或两端设置有向栅线提供gate(栅极扫描)信号的GOA(GateDriveronArray,阵列基板行驱动)电路。由于GOA电路将栅极驱动电路制作在阵列基板上,可代替外接的驱动芯片,减少生产工艺程序,降低产品工艺成本,提高液晶面板的集成度。然而,由于集成到阵列基板中的GOA电路以及用于连接栅线与GOA电路的周边走线等结构都需要额外设置在显示区域一侧或两侧原本可用于显示的区域,造成阵列基板的外围面积加大,难以省去显示面板两侧的边框结构,难以满足消费市场对窄边框、零边框显示装置的需求。此外,由于需要考虑GOA电路与栅线之间输出相匹配的信号设计,阵列基板驱动的成本较高,还会产生因GOA电路设计所引起的相关信赖性不良。
技术实现思路
鉴于此,为解决现有技术的不足,本专利技术的实施例提供一种阵列基板、显示面板及显示装置,可简化显示面板三侧的边框,从视觉上<br>达到近乎零边框的效果;并且对于栅极的驱动不采用GOA设计,因此无需考虑与GOA输出相匹配的信号设计,驱动电路的成本也可以降低,整个显示也可避开因GOA设计所引起的相关信赖性不良。为达到上述目的,本专利技术的实施例采用如下技术方案:一方面、本专利技术实施例提供了一种阵列基板,所述阵列基板包括:显示区与位于所述显示区外侧靠近数据线一端的驱动电路区;所述显示区中设置有:横纵交叉的多根数据线与多根栅线;沿数据线方向排列的依次与每根栅线相连的栅线导线;所述驱动电路区中设置有:驱动模块;依次连接所述驱动模块与每根所述栅线导线的栅线信号引线,用于向所述栅线导线输入栅极扫描信号;依次连接所述驱动模块与每根所述数据线的数据线信号引线,用于向所述数据线输入源极信号。作为一种可选的方式,所述显示区中还设置有:呈阵列排布的多个像素单元;每个所述像素单元包括沿数据线方向依次排列的x个子像素单元;所述数据线的数量为m根,所述栅线的数量为x×n根;其中,x、n以及m均为正整数;从第一根栅线信号引线起,依次排列的每x根所述栅线信号引线为一组栅线信号引线;所述驱动模块包括:驱动IC;依次与每组栅线信号引线连接的n个第一多路复用单元;每个第一多路复用单元用于向x根所述栅线信号引线输出对应的x个所述栅极扫描信号。可选的,所述驱动IC包括:依次向n个所述第一多路复用单元输出n组第一栅极控制信号的n个第一输出管道;时序控制器;其中,每个第一多路复用单元包括x个第一开关管;每个第一输出管道分别与x个所述第一开关管的栅极相连;所述时序控制器分别与x个所述第一开关管的源极相连,用于向x个所述第一开关管的源极输出对应的所述栅极扫描信号;当所述驱动IC向x个所述第一开关管的栅极输入一组第一栅极控制信号时,所述x个第一开关管由对应的第一输出管道控制导通,并依次输出与x根所述栅线信号引线对应的x个所述栅极扫描信号。优选的,从第一根数据线信号引线起,依次排列的每a×x根所述数据线信号引线为一组数据线信号引线;其中,a为正整数,且m为x的整数倍;所述驱动模块还包括:依次与每组数据线信号引线连接的m/(a×x)个第二多路复用单元;每个第二多路复用单元用于向a×x根所述数据线信号引线输出对应的a×x个所述源极信号。进一步优选的,所述驱动IC还包括:依次向m/(a×x)个所述第二多路复用单元输出m/(a×x)组第二栅极控制信号的m/(a×x)个第二输出管道;每个第二多路复用单元包括a×x个第二开关管;其中,每个第二输出管道分别与a×x个所述第二开关管的栅极相连;所述时序控制器分别与a×x个所述第二开关管的源极相连,还用于向a×x个所述第二开关管的源极输出对应的所述源极信号;当所述驱动IC向a×x个所述第二开关管的栅极输入一组第二栅极控制信号时,a×x个所述第二开关管由对应的所述第二输出管道控制导通,并依次输出与a×x根所述数据线信号引线对应的a×x个所述源极信号。作为另一种可选的方式,所述显示区中还设置有:呈阵列排布的多个像素单元;每个所述像素单元包括沿栅线方向依次排列的x个子像素单元;所述数据线的数量为x×m根,所述栅线的数量为n根;其中,x、n以及m均为正整数;从第一根栅线信号引线起,依次排列的每b×x根所述栅线信号引线为一组栅线信号引线;其中,b为正整数,且n为x的整数倍;所述驱动模块包括:驱动IC;依次与每组栅线信号引线连接的n/(b×x)个第三多路复用单元;每个第三多路复用单元用于向b×x根所述栅线信号引线输出对应的b×x个所述栅极扫描信号。可选的,所述驱动IC还包括:依次向n/(b×x)个所述第三多路复用单元输出n/(b×x)组第三栅极控制信号的n/(b×x)个第三输出管道;时序控制器;其中,每个第三多路复用单元包括b×x个第三开关管;每个第三输出管道分别与b×x个所述第三开关管的栅极相连;所述时序控制器分别与b×x个所述第三开关管的源极相连,用于向b×x个所述第三开关管的源极输出对应的栅极扫描信号;当所述驱动IC向b×x个所述第三开关管的栅极输入一组第三栅极控制信号时,b×x个所述第三开关管由对应的所述第三输出管道控制导通,并依次输出与b×x根所述栅线信号引线对应的b×x个所述栅极扫描信号。优选的,从第一根数据线信号引线起,依次排列的每x根所述数据线信号引线为一组数据线信号引线;所述驱动模块还包括:依次与每组数据线信号引线连接的m个第四多路复用单元;每个第四多路复用单元用于向x根所述数据线信号引线输出对应的x个所述源极信号。进一步优选的,所述驱动IC还包括:依次向m个所述第四多路复用单元输出m组第四栅极控制信号的m个第四输出管道;每个第四多路复用单元包括x个第四开关管;其中,每个第四输出管道分别与x个所述第四开关管的栅极相连;所述时序控制器分别与x个所述第四开关管的源极相连,还用于向x个所述第四开关管的源极输本文档来自技高网...

【技术保护点】
一种阵列基板,其特征在于,所述阵列基板包括:显示区与位于所述显示区外侧靠近数据线一端的驱动电路区;所述显示区中设置有:横纵交叉的多根数据线与多根栅线;沿数据线方向排列的依次与每根栅线相连的栅线导线;所述驱动电路区中设置有:驱动模块;依次连接所述驱动模块与每根所述栅线导线的栅线信号引线,用于向所述栅线导线输入栅极扫描信号;依次连接所述驱动模块与每根所述数据线的数据线信号引线,用于向所述数据线输入源极信号。

【技术特征摘要】
1.一种阵列基板,其特征在于,所述阵列基板包括:显示区与位
于所述显示区外侧靠近数据线一端的驱动电路区;
所述显示区中设置有:
横纵交叉的多根数据线与多根栅线;
沿数据线方向排列的依次与每根栅线相连的栅线导线;
所述驱动电路区中设置有:
驱动模块;
依次连接所述驱动模块与每根所述栅线导线的栅线信号引线,用
于向所述栅线导线输入栅极扫描信号;
依次连接所述驱动模块与每根所述数据线的数据线信号引线,用
于向所述数据线输入源极信号。
2.根据权利要求1所述的阵列基板,其特征在于,所述显示区中
还设置有:呈阵列排布的多个像素单元;每个所述像素单元包括沿数
据线方向依次排列的x个子像素单元;
所述数据线的数量为m根,所述栅线的数量为x×n根;其中,x、
n以及m均为正整数;
从第一根栅线信号引线起,依次排列的每x根所述栅线信号引线
为一组栅线信号引线;
所述驱动模块包括:
依次与每组栅线信号引线连接的n个第一多路复用单元;每个第
一多路复用单元用于向x根所述栅线信号引线输出对应的x个所述栅
极扫描信号。
3.根据权利要求2所述的阵列基板,其特征在于,
所述驱动模块还包括:驱动IC;
所述驱动IC包括:
依次向n个所述第一多路复用单元输出n组第一栅极控制信号的n
个第一输出管道;
时序控制器;
其中,每个第一多路复用单元包括x个第一开关管;
每个第一输出管道分别与x个所述第一开关管的栅极相连;
所述时序控制器分别与x个所述第一开关管的源极相连,用于向x
个所述第一开关管的源极输出对应的所述栅极扫描信号;当所述驱动
IC向x个所述第一开关管的栅极输入一组第一栅极控制信号时,所述

\tx个第一开关管由对应的第一输出管道控制导通,并依次输出与x根所
述栅线信号引线对应的x个所述栅极扫描信号。
4.根据权利要求3所述的阵列基板,其特征在于,
从第一根数据线信号引线起,依次排列的每a×x根所述数据线信
号引线为一组数据线信号引线;其中,a为正整数,且m为x的整数
倍;
所述驱动模块还包括:
依次与每组数据线信号引线连接的m/(a×x)个第二多路复用单元;
每个第二多路复用单元用于向a×x根所述数据线信号引线输出对应的
a×x个所述源极信号。
5.根据权利要求4所述的阵列基板,其特征在于,
所述驱动IC还包括:
依次向m/(a×x)个所述第二多路复用单元输出m/(a×x)组第二栅极
控制信号的m/(a×x)个第二输出管道;
每个第二多路复用单元包括a×x个第二开关管;
其中,每个第二输出管道分别与a×x个所述第二开关管的栅极相
连;
所述时序控制器分别与a×x个所述第二开关管的源极相连,还用
于向a×x个所述第二开关管的源极输出对应的所述源极信号;当所述
驱动IC向a×x个所述第二开关管的栅极输入一组第二栅极控制信号
时,a×x个所述第二开关管由对应的所述第二输出管道控制导通,并依
次输出与a×x根所述数据线信号引线对应...

【专利技术属性】
技术研发人员:许睿陈小川
申请(专利权)人:京东方科技集团股份有限公司北京京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1