触发器和半导体电路制造技术

技术编号:11399637 阅读:92 留言:0更新日期:2015-05-03 14:34
提供了一种触发器和半导体电路。示例实施例公开了一种触发器,该触发器包括:第一反相器,被构造为对第一数据进行反相;第一晶体管和第二晶体管,彼此串联连接且被构造为分别接收反相的第一数据和第一时钟;第一门,被构造为对第一数据和第一时钟执行逻辑运算;第三晶体管,被构造为接收所述逻辑运算的输出。第二晶体管和第三晶体管连接到第一节点。

【技术实现步骤摘要】
触发器和半导体电路本申请基于和请求2013年10月16日提交到韩国知识产权局的第10-2013-0123398号韩国专利申请的优先权,所述申请的公开内容通过引用整体包含于此。
本专利技术构思涉及一种半导体电路和半导体系统。
技术介绍
作为半导体装置之一,触发器进行操作以响应于时钟信号而存储输入数据,并顺序地传送存储的数据。多个触犯器可被用于传送数据。另一方面,随着高速电子产品的趋势,提供给触发器的时钟信号的速度已逐渐增加。为了在这种环境下可靠地操作多个触发器,不管高速时钟信号如何,都不需要在触发器的操作期间发生定时失效。
技术实现思路
本专利技术构思提供一种以小的尺寸对称地形成采样窗口并因此提高产品可靠性的半导体电路。此外,本专利技术构思提供一种以小的尺寸对称地形成采样窗口并因此提高产品可靠性的半导体系统。在下面的描述中部分地阐明本专利技术构思的其它优点、对像和特征,并且通过下面的检索本专利技术构思的其它优点、对像和特征对于本领域普通技术人员变得清楚或者从本专利技术构思的实践中学习到本专利技术构思的其它优点、对像和特征。在本专利技术构思的一个示例实施例中,提供了一种触发器,该触发器包括:第一反相器,被构造为对第一数据进行反相;第一晶体管和第二晶体管,彼此串联连接且被构造为分别接收反相的第一数据和第一时钟;第三晶体管;第一门,被构造为对第一数据和第一时钟执行逻辑运算;第三晶体管,被构造为接收所述逻辑运算的输出,其中,第二晶体管和第三晶体管连接到第一节点。>在本专利技术构思的一个示例实施例中,提供了一种半导体电路,所述半导体电路包括:主电路和从电路,被构造为分别接收第一时钟和第二时钟,第一时钟和第二时钟彼此具有不同相位,其中,主电路包括:第一晶体管、第二晶体管、第三晶体管、第一反相器和第一门,其中,第一晶体管、第二晶体管和第三晶体管串联连接在第一电压端与第二电压端之间,其中,第一反相器被构造为对输入数据进行反相并对第一晶体管进行门控制,其中,第一门被构造为对第三晶体管进行门控制,第一门被构造为对输入数据和第一时钟执行逻辑运算,其中,第二晶体管被构造为接收第一时钟。在本专利技术构思的一实施例中,提供了一种半导体系统,该半导体系统包括:发送器,被构造为使用参考时钟发送第一数据;接收器,被构造为接收第一数据,其中,接收器包括:时钟产生单元,被构造为使用参考时钟产生具有不同相位的第一时钟和第二时钟;主电路,被构造为接收第一数据和第一时钟并输出第二数据;从电路,被构造为接收第二数据和第二时钟并输出第三数据,其中,主电路包括在第一电压端与第一节点之间的用于将第二数据改变至第一电平的第一电路,在第一节点与第二电压端之间的用于将第二数据改变至第二电平的第二电路,并且第二电路被构造为根据第一数据和第二时钟的逻辑运算信号而操作。在本专利技术构思的另一示例实施例中,提供了一种半导体电路,该半导体电路包括:时钟产生单元,被构造为使用参考时钟产生第一时钟和与第一时钟不同的第二时钟;主电路,被构造为接收第一数据和第一时钟并输出第二数据;从电路,被构造为接收第二数据和第二时钟并输出第三数据,其中,第二时钟包括第一子时钟和第二子时钟,其中,主电路包括:第一PMOS晶体管,连接到电源电压;第二PMSO晶体管,串联连接到第一PMOS晶体管并被第一时钟门控制;第一NMOS晶体管,串联连接到第二PMOS晶体管并连接到地电压端;第一反相器,被构造为通过对输入数据进行反相而对第一PMOS晶体管进行门控制;NOR门,被构造为通过执行对于第一时钟和输入数据的NOR逻辑运算而对第一NMOS晶体管进行门控制;时钟产生单元包括:延迟单元,被构造为对参考时钟的相位进行延迟以产生第一时钟;NAND门,被构造为执行对于第一时钟和参考时钟的NAND逻辑运算以产生第一子时钟,第二反相器,被构造为对第一子时钟进行反相以产生第二子时钟。至少一个示例实施例公开了一种被构造为产生第一时钟和第二时钟的时钟产生电路,一种被构造为接收第一数据、对于第一时钟和第一数据执行逻辑运算并基于逻辑运算而产生第一输出数据的主电路以及一种被构造为基于第一输出数据和第二时钟而产生第二输出数据的从电路。附图说明通过下面结合附图进行的详细描述,本专利技术构思的上述和其它目的、特点和优点将会变得更明显,在附图中:图1是根据本专利技术构思的示例实施例的半导体电路的框图;图2是根据本专利技术构思的示例实施例的半导体电路的电路图;图3是解释根据本专利技术构思的示例实施例的半导体电路的操作的示图;图4是根据本专利技术构思的另一示例实施例的半导体电路的电路图;图5是示出图4的半导体电路的操作时序的示图;图6是根据本专利技术构思的另一示例实施例的半导体电路的电路图;图7是图6的第一时钟和第二时钟的时序图;图8是根据本专利技术构思的另一示例实施例的半导体电路的电路图;图9是根据本专利技术构思的另一示例实施例的半导体电路的电路图;图10是根据本专利技术构思的另一示例实施例的半导体电路的电路图;图11是根据本专利技术构思的另一示例实施例的半导体电路的电路图;图12是根据本专利技术构思的另一示例实施例的半导体电路的电路图;图13是包括根据本专利技术构思的一些示例实施例的半导体电路的半导体系统的框图;图14是示出可采用根据本专利技术构思的一些示例实施例的半导体电路的计算系统的构造的框图;图15是示出可采用根据本专利技术构思的一些示例实施例的半导体电路的电子系统的构造的框图;图16是示出将图15的电子系统应用至智能手机的示例的示图。具体实施方式现在将在下文中参照附图更充分地描述本专利技术构思,在附图中示出了本专利技术构思的示例实施例。然而,本专利技术构思可以以不同的形式来实施,且不应该解释为局限于在这里所阐述的示例实施例。相反,提供这些示例实施例使得本公开将是彻底和完全的,并将本专利技术构思的范围充分地传达给本领域技术人员。贯穿说明书,相同附图标号指示相同组件。在附图中,为了清晰起见,会夸大层和区域的厚度。除非这里另有说明或与上下文明显矛盾,否则在描述本专利技术构思的上下文(尤其,在权利要求的上下文)中使用的单数形式或相似指代将被解释为覆盖单数和复数二者。除非另有注释,否则术语“包括”、“具有”、“包含”和“含有”将被解释为开放式术语(即,表示“包含,但不限于”)。除非另有定义,否则这里使用的所有技术术语和科学术语具有与本专利技术构思所属领域的普通技术人员所通常理解的含义相同的含义。注意的是,除非另有限定,否则在这里使用的任何和所有示例或提供的术语仅意图更好地示出本专利技术构思,且不限制本专利技术构思的范围。此外,除非另有定义,否则在通用词典中定义的所有术语不应被过度解释。将参照示出本专利技术构思的示例实施例的立体图、剖视图和/或平面图来描述本专利技术构思。因此,示例性示图的轮廓可根据制造技术和/或容量而被修改。也就是说,本专利技术构思的示例实施例不意图限制本专利技术构思的范围,而是覆盖因制造技术的改变而可引起的所有改变和修改。因此,本文档来自技高网...

【技术保护点】
一种触发器,包括:第一电路,连接在第一电压端与第一节点之间并被构造为根据第一数据和第一时钟将第一节点的电压改变至第一电压端的第一电平;第一门,被构造为对第一数据和第一时钟执行逻辑运算;第二电路,连接在第一节点与第二电压端之间并被构造为根据所述逻辑运算的输出将第一节点的电压改变至第二电压端的第二电平。

【技术特征摘要】
2013.10.16 KR 10-2013-01233981.一种触发器,包括:
第一电路,连接在第一电压端与第一节点之间并被构造为根据第一数据和第一时钟将第一节点的电压改变至第一电压端的第一电平;
第一门,被构造为对第一数据和第一时钟执行逻辑运算;
第二电路,连接在第一节点与第二电压端之间并被构造为根据所述逻辑运算的输出将第一节点的电压改变至第二电压端的第二电平,
其中,提供给所述触发器的从级的第二时钟包括第一子时钟和第二子时钟,第二子时钟是第一子时钟的反相,
其中,第二时钟是基于第一时钟产生的,
其中,第一电路包括:
第一反相器,被构造为对第一数据进行反相;
第一晶体管和第二晶体管,串联连接在第一电压端与第一节点之间且被构造为分别接收反相的第一数据和第一时钟,其中,第二电路包括:
第三晶体管,连接在第一节点与第二电压端之间且被构造为接收所述逻辑运算的输出,其中,第一时钟是通过参考时钟产生的,第一子时钟是通过对参考时钟和第一时钟执行NAND逻辑运算来产生的。


2.根据权利要求1所述的触发器,还包括:
时钟产生单元,被构造为接收参考时钟并产生第一时钟和第二时钟。


3.根据权利要求2所述的触发器,其中,时钟产生单元被构造为通过对第一时钟反相来产生第一子时钟。


4.根据权利要求2所述的触发器,其中,时钟产生单元包括:
第一延迟单元,被构造为对第一时钟的相位进行延迟,并使用延迟的第一时钟产生第二时钟。


5.根据权利要求4所述的触发器,其中,时钟产生单元被构造为通过对参考时钟和延迟的第一时钟执行NAND逻辑运算来产生第一子时钟。


6.根据权利要求4所述的触发器,其中,第一时钟和参考时钟相同。


7.根据权利要求2所述的触发器,其中,时钟产生单元被构造为通过对参考时钟的相位进行延迟来产生第一时钟。


8.根据权利要求2所述的触发器,其中,时钟产生单元被构造为通过对参考时钟进行反相来产生第一时钟。


9.根据权利要求8所述的触发器,其中,时钟产...

【专利技术属性】
技术研发人员:拉赫·辛哈金珉修金正熙
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1