阵列基板及显示装置制造方法及图纸

技术编号:10643443 阅读:125 留言:0更新日期:2014-11-12 17:13
本发明专利技术提供了一种阵列基板及显示装置,属于液晶显示领域。其中,所述阵列基板上设置有多个排列成矩阵的子像素、多条相互平行的栅极扫描线、多条与所述栅极扫描线绝缘相交的数据线、多条与所述栅极扫描线间隔设置且相互平行的公共电压线,所述阵列基板的显示区域设有至少一条第一公共电压补偿线,所述第一公共电压补偿线用以将补偿公共电压提供给所述公共电压线。通过本发明专利技术的技术方案,能够减少对公共电压的干扰,降低公共电压的波动,从而提高显示画面的显示品质。

【技术实现步骤摘要】

本专利技术涉及液晶显示领域,特别是指一种阵列基板及显示装置
技术介绍
现有的薄膜晶体管液晶显示面板(TFT-LCD)包括阵列基板、彩膜基板和设置于阵列基板与彩膜基板之间的液晶层。为了提高像素的充电时间,大尺寸、高分辨率的液晶显示面板中都采用2G2D像素结构,在2G2D像素结构中,阵列基板上设置有多个排列成矩阵的子像素、多条栅极扫描线以及多条数据线,其中,栅极扫描线横排成行并相互平行,每行子像素对应一条栅极线,每条栅极线与对应的子像素中的薄膜晶体管的栅极相连接,对应第2m行子像素的栅极线与对应第2m-1行子像素的栅极线接收相同的控制信号,m为大于或等于1的自然数;数据线竖排成列并相互平行,每一列子像素对应两条数据线,两条数据线包括第一数据线和第二数据线,第一数据线与该列子像素中位于奇数行的子像素的薄膜晶体管源极相连接,第二数据线与该列像素单元中位于偶数行的像素单元的薄膜晶体管源极相连接。在数据线和公共电压线之间形成有绝缘层,由于该绝缘层的存在,公共电压线与数据线之间易形成寄生电容,由于该寄生电容,当数据线上的数据信号改变时,会使公共电压线上的公共电压受到干扰,从而使液晶显示装置显示的画面失真,导致串扰(Crosstalk)现象的发生,影响显示效果。2G2D像素结构可以提高子像素的充电时间,但是也增加了数据线的数量,数据线数量的增加进一步加剧了对公共电压的干扰,使得公共电压的波动较大。专利技术内容本专利技术要解决的技术问题是提供一种阵列基板及显示装置,能够减少对公共电压的干扰,降低公共电压的波动,从而提高显示画面的显示品质。为解决上述技术问题,本专利技术的实施例提供技术方案如下:一方面,提供一种阵列基板,所述阵列基板上设置有多个排列成矩阵的子像素、多条相互平行的栅极扫描线、多条与所述栅极扫描线绝缘相交的数据线、多条与所述栅极扫描线间隔设置且相互平行的公共电压线,其中,所述阵列基板的显示区域设有至少一条第一公共电压补偿线,所述第一公共电压补偿线用以将补偿公共电压提供给所述公共电压线。进一步地,所述第一公共电压补偿线包括由栅金属层制成的第一走线和由像素电极层制成的第二走线,所述第一走线与所述第二走线通过过孔连接组成所述第一公共电压补偿线。进一步地,所述第一公共电压补偿线包括由源漏金属层制成的第一走线和由像素电极层制成的第二走线,所述第一走线与所述第二走线通过过孔连接组成所述第一公共电压补偿线。进一步地,所述显示区域设置有多个接入点,在所述接入点,所述第一公共电压补偿线与公共电压线连接,并将补偿公共电压提供给所述公共电压线。进一步地,所述阵列基板的每一行子像素对应一条栅极线,每一列子像素对应两条数据线。进一步地,所述阵列基板上对应第2m行子像素的栅极线与对应第2m-1行子像素的栅极线接收相同的栅极控制信号,其中,m为大于或等于1的自然数。进一步地,所述每一列子像素对应的两条数据线包括第一数据线和第二数据线,第一数据线与对应列子像素中位于奇数行的子像素的薄膜晶体管源极相连接,第二数据线与对应列像素单元中位于偶数行的像素单元的薄膜晶体管源极相连接。进一步地,所述第一公共电压补偿线位于对应同一列子像素的两条数据线之间。进一步地,所述阵列基板还包括有设置在显示区域外侧的第二公共电压补偿线,所述第二公共电压补偿线用以将补偿公共电压提供给所述公共电压线。本专利技术实施例还提供了了一种显示装置,包括如上所述的阵列基板,还包括与所述第一公共电压补偿线连接的公共电压补偿电路,所述第一公共电压补偿线将所述公共电压补偿电路产生的补偿公共电压提供给所述公共电压线。本专利技术的实施例具有以下有益效果:上述方案中,阵列基板的显示区域设有至少一条第一公共电压补偿线,第一公共电压补偿线能够在显示区域将补偿公共电压提供给公共电压线,即对公共电压线上的公共电压进行补偿,减少公共电压的波动。通过本专利技术的技术方案,即使在2G2D像素结构中数据线数量比较多的情况下,也能够降低公共电压的波动,减少数据线对公共电压的干扰,保证显示画面的显示品质。附图说明图1为现有2G2D像素结构中对公共电压进行补偿的示意图;图2为本专利技术实施例阵列基板的结构示意图;图3为图2中A区域的放大示意图。附图标记1显示区域   2栅线3公共电压线   4数据线5第二公共电压补偿线     6第一公共电压补偿线7第一走线       8第二走线9过孔具体实施方式为使本专利技术的实施例要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。本专利技术的实施例针对现有技术中当数据线上的数据信号改变时,会使公共电压线上的公共电压受到干扰,使得公共电压的波动较大的问题,提供一种阵列基板及显示装置,能够减少对公共电压的干扰,降低公共电压的波动,从而提高显示画面的显示品质。下面结合附图以及具体的实施例对本专利技术的阵列基板及其制作方法进行详细介绍:为了提高像素的充电时间,大尺寸、高分辨率的液晶显示面板中都采用2G2D像素结构,如图1所示,在2G2D像素结构中,阵列基板上设置有多个排列成矩阵的子像素、多条相互平行的栅极扫描线以及多条与所述栅极扫描线绝缘相交的数据线,其中,栅极扫描线横排成行并相互平行,每行子像素对应一条栅极线,每条栅极线与对应的子像素中的薄膜晶体管的栅极相连接,对应第2m行子像素的栅极线与对应第2m-1行子像素的栅极线接收相同的控制信号,m为大于或等于1的自然数;数据线竖排成列并相互平行,每一列子像素对应两条数据线,两条数据线包括第一数据线和第二数据线,第一数据线与该列子像素中位于奇数行的子像素的薄膜晶体管源极相连接,第二数据线与该列像素单元中位于偶数行的像素单元的薄膜晶体管源极相连接。图1为现有2G2D像素结构中对公共电压进行补偿的示意图,由图1可以看出,现有技术中第二公共电压补偿线5设置在显示区域1外侧,将补偿公共电压提供给液晶显示面板的左下角和右下角的公共电压线3,对液晶显示面板内部公共电压波动的抑制作用比较小,因此采用该结构的液晶显示面板的greenish(画面泛绿)以及残像比较严重。为了解决上述问题,如图2所示,本专利技术的技术方案中,阵列基板除了包括设置在显示区域1外侧的第二公共电压补偿线5之外,阵列基板的显示区域1还设有至少一条第一公共电压补偿线6,在液晶显示面板的左下角和右下角通过本文档来自技高网...
阵列基板及显示装置

【技术保护点】
一种阵列基板,所述阵列基板上设置有多个排列成矩阵的子像素、多条相互平行的栅极扫描线、多条与所述栅极扫描线绝缘相交的数据线、多条与所述栅极扫描线间隔设置且相互平行的公共电压线,其特征在于,所述阵列基板的显示区域设有至少一条第一公共电压补偿线,所述第一公共电压补偿线用以将补偿公共电压提供给所述公共电压线。

【技术特征摘要】
1.一种阵列基板,所述阵列基板上设置有多个排列成矩阵的子像素、多
条相互平行的栅极扫描线、多条与所述栅极扫描线绝缘相交的数据线、多条与
所述栅极扫描线间隔设置且相互平行的公共电压线,其特征在于,所述阵列基
板的显示区域设有至少一条第一公共电压补偿线,所述第一公共电压补偿线用
以将补偿公共电压提供给所述公共电压线。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一公共电压补
偿线包括由栅金属层制成的第一走线和由像素电极层制成的第二走线,所述第
一走线与所述第二走线通过过孔连接组成所述第一公共电压补偿线。
3.根据权利要求1所述的阵列基板,其特征在于,所述第一公共电压补
偿线包括由源漏金属层制成的第一走线和由像素电极层制成的第二走线,所述
第一走线与所述第二走线通过过孔连接组成所述第一公共电压补偿线。
4.根据权利要求1所述的阵列基板,其特征在于,所述显示区域设置有
多个接入点,在所述接入点,所述第一公共电压补偿线与公共电压线连接,并
将补偿公共电压提供给所述公共电压线。
5.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板的每一
行子像素对应一条栅极线,每一列子像素对...

【专利技术属性】
技术研发人员:王宝强朴相镇
申请(专利权)人:京东方科技集团股份有限公司北京京东方显示技术有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1