中科曙光信息产业成都有限公司专利技术

中科曙光信息产业成都有限公司共有19项专利

  • 本申请实施例公开了一种同代理集群通信方法、装置、电子设备和存储介质,其中,该方法包括:获取第一服务集群的同代理通信请求,其中,所述同代理通信请求至少包括内部虚拟地址;根据预设地址信息表和所述内部虚拟地址确定处理所述同代理请求的第二服务集...
  • 本发明公开了一种资源推荐方法、装置、电子设备以及存储介质。该方法包括:获取待推荐资源,并确定所述待推荐资源的资源类型;若确定所述资源类型为节点,则根据各用户的已使用节点的节点类型以及至少两项节点作业信息,在各用户中确定推荐用户;若确定所...
  • 本发明公开了一种告警信息分析方法、装置、设备及介质。其中,方法包括:获取各个类型的告警信息的基本信息;根据各个类型的告警信息的基本信息,确定各个类型的告警信息之间的时间关联度、出现次数关联度以及告警对象关联度;根据各个类型的告警信息之间...
  • 本发明公开了一种测试用例筛选方法、装置、设备及介质。其中,方法包括:获取与改动代码对应的改动接口列表;改动接口列表中包含改动代码中的至少一个改动接口的标识信息;根据各改动接口的标识信息,确定与改动代码对应的功能关键字集合;获取各测试用例...
  • 本发明公开了一种数据库读写分离方法、装置、设备及介质。其中,方法包括:通过主读写分离中间件,接收目标应用程序发送的数据读写请求,将数据读写请求发送至主数据库或从数据库;通过中间件监控组件,检测主读写分离中间件的运行状态,在检测到运行状态...
  • 本发明公开了一种基于BMC更新固件的方法及电路,包括:基于两个互为冗余的BMC,确定工作BMC,并将所述工作BMC与待更新固件的液冷芯片连接;将固件文件发送至所述工作BMC;所述工作BMC基于所述固件文件对所述液冷芯片的固件进行更新。本...
  • 本申请涉及一种选项参数同步方法、装置、计算机设备、存储介质和计算机程序产品。所述方法包括:基于数据结构列表,检测BIOS的属性文件和配置文件是否发生更新;若属性文件和配置文件发生更新,确定属性文件和配置文件中发生更新的目标选项参数;获取...
  • 本申请提供一种服务器配置修改方法和装置,该服务器配置修改方法包括获取服务器的BIOS的第一配置文件和第二配置文件;获取第一配置文件中的每一BIOS选项以及每一BIOS选项对应的第一当前修改值,其中,第一当前修改值在多个候选值中确定;根据...
  • 本发明公开了一种基于Vue框架细粒度权限的方法,包括:基于访问接口,获取系统的全部页面按钮;根据所述全部页面按钮,获取包含用户页面按钮的数组;将所述数组存储到vuex;根据所述数组对所述全部页面按钮注册自定义指令,生成全局页面按钮。本发...
  • 本发明提供一种芯片验证系统及方法。所述系统包括子系统通用验证组件、二次开发IP特定验证组件和第三方IP特定验证组件中的一个或多个,以及测试用例,所述测试用例控制VIP的总线模型分别从待验证设计的收发两端对待验证设计发出激励,同时验证组件...
  • 本发明提供一种处理器重放调试方法及系统,所述系统包括主机和所述硬件仿真加速器上设置的包括至少一个处理器的系统级芯片及所述至少一个处理器对应的至少一个事务处理装置;所述事务处理装置,用于实时记录所述处理器运行程序过程中的关键信息,并将所述...
  • 本发明提供一种自适应调节串口通信波特率的方法及串口装置,所述串口装置设置于硬件加速仿真器,所述串口装置包括数据接收模块、触发沿检测模块、计数器、波特率计算模块、采样时钟生成模块和数据发送模块。本发明的串口装置无需人工配置串口波特率,而是...
  • 本发明提供一种多FPGA拓扑的互联检测与延时测量方法。所述方法包括:根据路由配置表配置所述多FPGA拓扑中的所有FPGA的I/O端口;所有FPGA通过配置的I/O端口并行发送固定序列至对应FPGA,并接收所述对应FPGA反馈的响应序列;...
  • 本发明提供一种用于异构双处理器系统芯片的调试方法及系统。所述系统包括所述系统芯片的主处理器和协处理器、用于实现所述主处理器访问至少一个外部设备的主系统总线以及用于实现所述协处理器访问所述至少一个外部设备的使能总线,所述协处理器,用于在系...
  • 本发明公开了一种三维网络拓扑结构及其路由算法,该三维网络拓扑结构包括:多个第一层虚拟子网,各个第一层虚拟子网为Torus拓扑结构;其中,多个第一层虚拟子网之间通过TSV互连链路形成全互连拓扑结构,全互连拓扑结构为第二层虚拟子网。本发明的...
  • 本发明提供一种用于可测性设计的时钟网络结构。所述可测性设计的时钟网络结构包括顶层控制单元和模块控制单元,所述顶层控制单元由PLL时钟以及PLL分频时钟对应的时钟控制单元组成,所述模块控制单元由测试模块内部的时钟控制单元组成;所述顶层控制...
  • 本发明提供一种具有定位功能的扫描测试结构及方法,所述结构包括:具有至少一个扫描寄存器的扫描链和与所述扫描链连接并用于对扫描寄存器采用定位逻辑进行定位标记的定位模块,以使将所述定位模块用于定位标记的标记值随所述扫描链的数据值移出并对所述标...
  • 本发明提供一种实时扫描测试方法及控制电路。所述方法用于对时钟区域进行实时扫描测试,所述时钟区域包括多个扫描链,各扫描链通过流水线扫描使能信号灵活控制扫描使能,所述方法包括:采用慢速时钟对各扫描链上的扫描寄存器依次移入数据;采用快速时钟对...
  • 本发明提供一种逻辑扫描老化测试系统。所述系统包括测试访问端口、多个控制器以及与每个控制器对应的模块内部老化测试相关控制电路,其中,所述测试访问端口为状态控制器,与每个控制器连接,用于控制捕获、移位或更新状态的跳转;所述控制器,与所对应的...
1