富士通株式会社专利技术

富士通株式会社共有10017项专利

  • 在一个用于生成压缩文档文件(其中可以进行关键词检索)的文档管理设备中,第一处理操作和第二处理操作交替进行。在第一处理操作中,当得到要进行压缩的文档数据时,各个字符被直接写入到压缩文档文件中,直到在这个文档数据中出现一个结束控制字符串。在...
  • 一种数据压缩/解压设备适合于将包含多字节字符的数据压缩,包括一个同音异义字典,其中互相对应地存放着汉字单词,汉字字符读法和同音异义判别信息。此数据压缩/解压设备将包含于陈述句数据中的汉字单词转换为语音数据,然后压缩此语音数据以输出压缩的...
  • 借助包括彼此并联地设置的卷积单元的错误校正编码设备,获得所希望的编码率。彼此并联地设置的卷积单元,对源数据进行卷积处理。一个交错器对从卷积单元之一提供的源数据进行随机化处理。穿孔单元从卷积产生的奇偶数据序列,根据预定的穿孔方式,选择数据...
  • 本发明提供一种数据压缩设备和数据恢复设备用于提高数据压缩的压缩率,该设备包括:静态词典,预先包含词和短语的字符串;字符串检测单元,检索要压缩的文档数据;选择和输入单元,从由所述字符串检测单元检测的字符串中选择每个文档特有的字符串,输入到...
  • 提供一种维特比解码器,维特比解码器以与支路量度在解码处理中被计算的相同的时间序列次序执行一个ACS操作,并把传输信息恢复为残存阵列。还提供一种传输设备,把传输顺序传输到包括上述维特比解码器的接收设备,该传输顺序包括一个位序列,该位序列是...
  • 在一种装置中,例如其中必须要进行交错操作和去交错操作的一个增强解码装置,设置了存储单元(5)和能够根据数据是待进行交错处理或去交错处理而改变存储单元(5)中数据的写入顺序和读取顺序的存储控制单元(12)。由于这种布置,一个存储单元(5)...
  • 在重复进行解码的同时进行检测加速解码结果中的错误。如果检测到没有错误,则输出解码结果,即使解码操作在重复进行中,进而不再继续解码。再有,监视已进行设定次数解码时在解码结果中检测到错误的次数,如果检测到错误的次数等于或小于一设定值,则再次...
  • 在MAP译码方法中,(1)以从第N反向概率到第一反向概率的相反方向,计算反向概率,离散保存第m↓[S]反向概率,第m↓[S-1]反向概率,…,第m↓[2]反向概率,并且连续保存第m↓[1]反向概率到第一反向概率,计算第一正向概率,通过使...
  • 诸如数字模拟转换器器件的混合信号电路,操作执行一系列操作周期。该电路具有一起产生模拟输出信号的n个电路段。在每个周期,传递函数变形部分根据数字输入信号生成一组n段控制信号,用于所述片段的各自一段,以影响产生DE模拟输出信号。使n段控制信...
  • 在一个命令输入电路中:与第一至第m命令相对应,提供了m个命令获取单元,其中m是一个大于1的整数;一个时钟信号提供单元分别向m个命令获取单元提供有不同相位的n个时钟信号,其中n是一个大于1的整数;以及一个命令输入单元接收所述第一至第m命令...
  • 混合信号集成电路器件,包含接收输入信号延迟一定延迟时间产生输出信号的信号处理电路。信号处理电路包括至少一个提供延迟的部分,延迟时间受到所施加电源电压变化的影响。此集成电路器件配备有至少一个内部电源调压器,连接到器件外部的电源,从外部电源...
  • 一种具有无ECC纠错功能的记录和再现设备,包括:产生指示读取信号的消失的擦除标记的擦除检测器;和具有两个软输入/软输出(SISO)解码器,即,一个内解码器和一个外解码器的迭代解码器,迭代解码器通过把擦除标记e↓[k]输入内解码器84,并...
  • 本发明提供信息记录和再现设备,方法及信号解码电路。在最大后验概率解码(MAP解码)中,噪声相关性算术运算器84依据训练,计算先前和未来状态的、依赖于前N位和后Q位的输入信号模式的噪声相关性和噪声偏差,并保存所述噪声相关性和噪声偏差。当再...
  • 本发明提供了一种能高速操作而没有由于高位比较器的比较操作而引起的、影响低位比较器电压比较的基准电压的电压电平的基准电压波动的A/D转换器电路。第一开关(SW11A、SW12A、SW13A)和第二开关(SW11B、SW12B、SW13B)...
  • 一种模数转换器电路, 为并行模数转换器电路,用来根据第一时钟信号用多个第一比较器将输入的模拟电压转换为数字值, 所述多个第一比较器构成为:对每一个比较器,可通过控制信号选择正常工作状态或低功耗状态, 包括比较器控制电路...
  • 一种信息记录和再现装置具有解码特播编码数据的特播解码器。特播解码器具有多个似然比计算单元,前向路径概率计算单元,其数量少于似然比计算单元的数量,以及后向路径概率计算单元,其数量少于似然比计算单元的数量。所述似然比计算单元并行计算每个数据...
  • 一种记录/再现装置,该装置在部分响应信道上,记录和再现根据卷积码对数据进行编码所产生的记录信号,并通过使用了似然信息的迭代译码,从再现信号中再现该数据,所述的记录/再现装置包括: 突发差错检测器,用来检测该再现信号中的突发差错部分...
  • 一种数据转换器,以集成电路器件的形式实现,包含:    可用来根据接收到的输入信号而产生输出信号的信号处理电路,输出信号的产生开始于定时信号确定的时刻,并结束于相对所述定时信号延迟了一个延迟时间的时刻,所述信号处理电路包括一个提供延迟的...
  • 借助包括彼此并联地设置的卷积单元的错误校正编码设备,获得所希望的编码率。彼此并联地设置的卷积单元,对源数据进行卷积处理。一个交错器对从卷积单元之一提供的源数据进行随机化处理。穿孔单元从卷积产生的奇偶数据序列,根据预定的穿孔方式,选择数据...
  • 在具备从记录介质再生被编码的数据的再生头(18);译码被编码的数据的内代码的内代码APP电路(22);译码外代码,把结果作为内代码的事前信息输出到内代码APP电路(22)的外代码APP电路(23)的再生装置中,进一步具备在内代码APP电...