【技术实现步骤摘要】
本技术涉及计算机科学、信息安全、嵌入式终端领域,特别涉及片外RAM存储器总线接口加密
技术介绍
RAM存储器在嵌入式电子产品被广泛使用,通过总线逻辑(包括地址总线、数据总线、控制总线)与处理器连接,用来暂存正在运行的程序,用于暂存临时交换数据,具有访问灵活、读取速度快等特点。在系统运算的所有临时数据,都会经过RAM存储器,即便是一些重要的数据;同时,因为RAM存储器具有掉电信息丢失的特点;还有,对于存有重要信息的安全产品,第三方一般是无法注入程序。因此,不法分子一般只能通过系统在线状态下监测总线信号,从面获取RAM存储器相关信息。然后对获取的信息进行一系列的比对分析,取得一些重要的数据,盗取他人秘密。因此,有些设计单位故意在设计时把数据总线连接关系打乱,以期达到迷惑不法分子的目的。但毕竟所有的数据信息还是以原始数据暴露在数据总线上,只是顺序上的变化,而且每次系统上电运行时这种顺序都是一样的,仍容易被不法分子破解。现在对RAM数据保护普遍采用软件方案,先把数据加密然后烧写到RAM上。使用数据时,通过在系统上读取加密过的数据并使用软件进行解密。因为在加解密 ...
【技术保护点】
一种芯片片外RAM总线接口硬件加密装置,其特征在于包括:外部总线接口EMI:用于CPU扩展外部存储器;加解密模块:连接外部总线接口与RAM存储器,实现总线数据硬件自动加密写入与解密读出;逻辑控制单元:连接至加解密模块,用于控制总线接口及加解密功能模块。
【技术特征摘要】
1.一种芯片片外RAM总线接口硬件加密装置,其特征在于包括外部总线接口 EM1:用于CPU扩展外部存储器;加解密模块连接外部总线接口与RAM存储器,实现总线数据硬件自动加密写入与解密读出;逻辑控制单元连接至加解密模块,用于控制总线接口及加解密功能模块。2.根据权利要求1所述的芯片片外RAM总线接口硬件加密装置,其特征在于所述加解密模块包含XOR运算引擎和密钥单元,用于在CPU向外部RAM存储器写入或读取数据时,数据与密钥单元的密钥经过XOR运算引擎运算后直接写入RAM存储器或送到CPU。3.根据权利要求1所述的芯片片外RAM总线接口硬件加密装置,其特征在于所述加解密模块所使用的加解密算法可以在单周期内同步运算,使得该加解密模块接入总线后,不影响RAM...
【专利技术属性】
技术研发人员:林峰,陈挺立,汪孝晃,叶明统,宋慰云,
申请(专利权)人:福建睿矽微电子科技有限公司,
类型:实用新型
国别省市: