一种低电荷注入电荷泵及低电荷注入的方法技术

技术编号:8388532 阅读:254 留言:0更新日期:2013-03-07 17:21
本发明专利技术实施例公开了一种低电荷注入电荷泵,包括:一电流源Ip和一电流漏In直接连接于电荷泵输出节点VC两侧;电流源Ip另一端通过开关Sp连接到电源,电流漏In另一端通过开关Sn连接至地;电流源Ip与开关Sp的连接点p1通过串联开关Sp1、Sp2连接到地;电流漏In与开关Sn的连接点p2通过串联开关Sn1、Sn2连接到电源。基于该电路,本发明专利技术还提出了一种低电荷注入的方法,本发明专利技术电路及方法通过在关断瞬间提供一条临时通路来释放开关沟道电荷,加快电流源(漏)的关断速度,同时减少电荷注入对电荷泵输出的影响。

【技术实现步骤摘要】

本专利技术涉及模拟电荷泵电路领域,具体涉及在锁相环等高速低噪通信电路中应用的一种低电荷注入电荷泵电路。
技术介绍
电荷泵(Charge Pump)作为一种基本电路单元,广泛应用于锁相环等系统电路中。通常,一个锁相环(PLL)电路包括一个鉴频鉴相器(PFD),一个电荷泵(CP)和环路滤波器(LPF)和一个压控振荡器(VCO),如图I所示。鉴相器检测输入的参考时钟信号(CKMf)与压控振荡器输出时钟信号(CKtjut)之间的相位差产生充电(UP)和放电(DN)信号。电荷泵根据鉴相器的输出结果来对环路滤波器进行充电和放电,压控振荡器随环路 滤波器上的电压(VC)的变化而改变输出时钟的频率。整个电路形成反馈结构,当PFD检测到参考时钟的频率和相位大于反馈时钟时,产生UP信号,UP信号控制电荷泵和环路滤波器使VC电压上升并导致输出时钟频率增加;当PI7D检测到参考时钟的频率和相位小于反馈时钟时,产生DN信号,DN信号控制电荷泵和环路滤波器使VC电压下降并导致输出时钟频率减小;当参考时钟与反馈时钟同步时,没有UP和DN信号产生,VC电压维持不变,整个系统稳定。电荷泵一般通过开关切换电流源和电流本文档来自技高网...

【技术保护点】
一种低电荷注入电荷泵,其特征在于,包括:一电流源Ip和一电流漏In直接连接于电荷泵输出节点VC两侧;电流源Ip另一端通过开关Sp连接到电源,电流漏In另一端通过开关Sn连接至地;电流源Ip与开关Sp的连接点p1通过串联开关Sp1、Sp2连接到地;电流漏In与开关Sn的连接点p2通过串联开关Sn1、Sn2连接到电源;其中,开关Sp2的控制信号比开关Sp的控制信号延迟Δt时间,开关Sp1的控制信号与开关Sp的控制信号相反;开关Sn2的控制信号比开关Sn的控制信号延迟Δt时间,开关Sn1的控制信号与开关Sn的控制信号相反。

【技术特征摘要】

【专利技术属性】
技术研发人员:方尚侠周生明马芝
申请(专利权)人:深圳艾科创新微电子有限公司深圳集成电路设计产业化基地管理中心
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1