移位寄存器制造技术

技术编号:8109368 阅读:174 留言:0更新日期:2012-12-21 23:45
将单位电路(11)进行级联,以构成移位寄存器。单位电路(11)所包含的电容(Cap2)的一个电极与晶体管(T2)的栅极端子(节点(N1))相连接,其另一个电极与节点(N2)相连接。在节点(N1)的电位为低电平时,由晶体管(T3~T5)所构成的补偿电路对节点(N2)提供时钟信号(CKB),在节点(N1)的电位为高电平时,由晶体管(T3~T5)所构成的补偿电路对节点(N2)施加低电平电位。由此,即使在晶体管(T2)的栅极电位随着时钟信号(CK)的变化而发生变化时,也会经由电容(Cap2)来提供抵消该变化的信号,从而使晶体管(T2)的栅极电位保持稳定。由此,来防止输出晶体管的控制端子电位随着时钟信号的变化而发生变化。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及移位寄存器,特别涉及适用于显示装置的驱动电路等的移位寄存器。
技术介绍
有源矩阵型的显示 装置以行为单位选择配置成二维形状的像素电路,并对所选出的像素电路写入对应于视频信号的灰度电压,从而显示图像。在这样的显示装置中,为了以行为单位选择像素电路,设置有包含移位寄存器的扫描信号线驱动电路。另外,作为使显示装置实现小型化的方法,已知有利用用于形成像素电路内的TFT (Thin Film Transistor :薄膜晶体管)的制造工艺、来将扫描信号线驱动电路与像素电路一起在显示面板上形成为一体的方法。例如利用非晶硅TFT来形成扫描信号线驱动电路。将扫描信号线驱动电路形成为一体而得的显示面板也被称为栅极驱动器单片面板。关于扫描信号线驱动电路所包含的移位寄存器,以往已知有各种电路(例如,专利文献I 3)。在专利文献I中,记载有将图15所示的单位电路91进行级联而形成的移位寄存器。单位电路91包含五个晶体管Ql Q5、以及电容Cl。晶体管Q2具有作为使移位寄存器的输出信号OUT变为规定电平(这里为高电平)的输出晶体管的功能。在专利文献2和专利文献3中,也记载有将包含输出晶体管的单本文档来自技高网...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】2010.05.24 JP 2010-1186461.一种移位寄存器,该移位寄存器具有将多个单位电路进行级联而形成的结构,并基于多个时钟信号来进行动作,其特征在于, 所述单位电路包括 输出晶体管,对该输出晶体管的第一导通端子提供一个时钟信号,其第二导通端子与输出节点相连接; 置位晶体管,该置位晶体管根据所施加的置位信号,来对所述输出晶体管的控制端子施加导通电位; 复位晶体管,该复位晶体管根据所施加的复位信号,来对所述输出晶体管的控制端子施加截止电位;以及 电容,该电容的一个电极与所述输出晶体管的控制端子相连接,对其另一个电极提供用于使所述输出晶体管的控制端子的截止电位保持稳定的信号。2.如权利要求I所述的移位寄存器,其特征在于, 对所述电容的另一个电极提供向与提供给所述输出晶体管的时钟信号相反的方向变化的信号。3.如权利要求2所述的移位寄存器,其特征在于, 所述单位电路还包括补偿电路,在所述输出晶体管的控制端子电位为截止电位时,该补偿电路对与所述电容的另一个电极相连接的节点提供与提供给所述输出晶体管的时钟信号反相的反相时钟信号,在所述控制端子电位为导通电位时,该补偿电路对所述节点施加截止电位。4.如权利要求3所述的移位寄存器,其特征在于, 所述补偿电路包括第一...

【专利技术属性】
技术研发人员:菊池哲郎田中信也嶋田纯也山崎周郎
申请(专利权)人:夏普株式会社
类型:
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1