移位寄存器制造技术

技术编号:8216048 阅读:180 留言:0更新日期:2013-01-17 17:18
本发明专利技术涉及一种移位寄存器,其中在没有发送扫描脉冲的周期中内,上拉开关装置肯定是截止的,用以保护驱动器的稳定性,并防止图像质量变差。该移位寄存器包括:多个级,该多个级具有提供给该多个级的第一和第二启动脉冲中的任意一个以及第一至第四时钟脉冲中的任意一个,以相继发送扫描脉冲,其中,第一和第二启动脉冲处于选通高压状态达两个水平周期,在比第一启动脉冲延迟一个水平周期的情况下发送第二启动脉冲,第一至第四时钟脉冲处于选通高压状态达两个水平周期,彼此具有一个水平周期延迟,响应于第二启动脉冲,对第(4n+1)级进行初始化,以及响应于第一启动脉冲,对第(4n+2)级、第(4n+3)级和第(4n)级进行初始化,其中n是自然数。

【技术实现步骤摘要】

本专利技术涉及一种移位寄存器,在该移位寄存器中,在没有扫描脉冲被发送的周期内,上拉开关装置肯定是截止的,用以保护驱动器的稳定性,并防止图像质量变差。
技术介绍
最近,引入了 GIP (面板内选通)型显示装置,在GIP型显示装置中,选通驱动电路在其面板内构建,用以减少该显示装置的体积和重量并节省制造成本。 在GIP型显示装置中,通过使用非晶硅薄膜晶体管(下文中称为TFT)在面板的非显示区域中构建选通驱动电路。选通驱动电路具有移位寄存器,所述移位寄存器用于将扫描脉冲相继供应给多条选通线。移位寄存器具有多个级,所述多个级通过使用来自定时控制器的时钟脉冲来发送扫描脉冲,所述多个级中的每一个都具有上拉TFT,该上拉TFT用于根据设定节点的信号状态,将时钟脉冲作为扫描脉冲进行发送。上拉TFT只在一个帧周期的一部分中导通,而在除了该周期的该部分以外的该周期的大部分中截止。据此,各个级只在所述一个帧周期的该部分中发送扫描脉冲,并且在该周期的其余部分中是低压。同时,如果上拉TFT在没有扫描脉冲被发送的周期中导通,则需要维持低电压的级的输出电压会变得不稳定,这样可能造成较差的图像质量。因此,各个级都具有多个控制TFT,用以在没有扫描脉冲被发送的周期中将设定节点的电势放电至低状态。该多个控制TFT包括第一控制TFT,该第一控制TFT响应于启动脉冲对设定节点进行放电;第二控制TFT,该第二控制TFT响应于从下一状态提供的扫描脉冲对设定节点进行放电;以及第三控制TFT,该第三控制TFT响应于时钟脉冲对设定节点进行放电。同时,在帧之间存在空白周期,在所述空白周期内,没有时钟脉冲被发送。该移位寄存器具有的问题在于许多控制TFT在空白周期中不操作,从而使设定节点浮动。具体地,在发送启动脉冲之后,在空白周期内的周期中,所有的第一至第三控制TFT都不操作,从而使设定节点浮动。一旦设定节点浮动,则由于耦合而在上拉TFT中容易生成泄漏电流,并且该级的输出电压变得不稳定,从而导致较差的图像质量。
技术实现思路
因此,本专利技术针对一种移位寄存器。本专利技术的一个目的是提供一种移位寄存器,在该移位寄存器中,在没有扫描脉冲被发送的周期内,上拉开关装置肯定是截止的,用以保护驱动器的稳定性,并防止图像质量变差。本公开的额外的优点、目的和特征将在如下说明书中部分地阐述,并且基于对如下内容的审查,对于本领域普通技术人员而言部分将变得明显,或者可以从本专利技术的实践中获知。本专利技术的目的和其它优点可以由所写的说明书及其权利要求书以及附图中特别指出的结构来实现并完成。为了实现这些目的和其它优点,并根据本专利技术的目的,如本文中所体现并宽泛描述的,一种移位寄存器包括多个级,所述多个级具有提供给所述多个级的第一启动脉冲和第二启动脉冲中的任意一个以及第一时钟脉冲至第四时钟脉冲中的任意一个,以相继发送扫描脉冲,其中,所述第一启动脉冲和第二启动脉冲处于选通高压状态达两个水平周期,在比所述第一启动脉冲延迟一个水平周期的情况下发送所述第二启动脉冲,所述第一时钟脉冲至第四时钟脉冲处于选通高压状态达两个水平周期,彼此具有一个水平周期延迟,响应于所述第二启动脉冲,对第(4n+l)级(其中,η是自然数)进行初始化,以及响应于所述第一启动脉冲,对第(4η+2)级、第(4η+3)级和第(4η)级进行初始化。所述第(4η+1)级中的每一个包括上拉开关装置,该上拉开关装置根据设定节点的信号状态,将第一时钟脉冲供应给输出端,下拉开关装置,该下拉开关装置响应于所述第三时钟脉冲,将低压电源供应给所述输出端;第一开关装置,该第一开关装置响应于来自第(4η-1)级的扫描脉冲,将来自所述第(4η-1)级的所述扫描脉冲供应给所述设定节点;第二开关装置,该第二开关装置响应于所述第二启动脉冲,将所述低压电源供应给所述设定节点;第三开关装置,该第三开关装置响应于来自第(4η+3)级的扫描脉冲,将所述低压电源供应给所述设定节点;以及第四开关装置,该第四开关装置响应于所述第四时钟脉冲,将来自第(4η)级的扫描脉冲供应给所述设定节点。所述第(4η+2)级、所述第(4η+3)级和所述第(4η)级中的每一个包括上拉开关装置,该上拉开关装置根据设定节点的信号状态,将所述第二时钟脉冲至第四时钟脉冲中的任意一个供应给输出端;下拉开关装置,该下拉开关装置响应于与提供给所述上拉开关装置的所述时钟脉冲相比延迟了两个水平周期的时钟脉冲,将低压电源供应给所述输出端;第一开关装置,该第一开关装置响应于从往前第2级提供的扫描脉冲,将来自所述往前第2级的扫描脉冲供应给所述设定节点;第二开关装置,该第二开关装置响应于所述第一启动脉冲,将所述低压电源供应给所述设定节点;第三开关装置,该第三开关装置响应于来自往后第2级的扫描脉冲,将所述低压电源供应给所述设定节点;以及第四开关装置,该第四开关装置响应于与提供给所述上拉开关装置的所述时钟脉冲相比延迟了三个水平周期的时钟脉冲,将来自前I级的扫描脉冲供应给所述设定节点。所述多个时钟脉冲中的每一个具有空白周期,在所述空白周期内,在帧之间没有时钟脉冲被发送,在所述空白周期之后,从所述第一启动脉冲的下降沿开始再次对所述时钟脉冲进行发送,并且所述第一时钟脉冲至第四时钟脉冲是在彼此延迟的情况下被相继发送的。在本专利技术的另一方面中,一种移位寄存器包括多个级,所述多个级具有提供给所述多个级的第一启动脉冲和第二启动脉冲中的任意一个以及第一时钟脉冲至第四时钟脉冲中的任意一个,以相继发送扫描脉冲,其中,所述第一启动脉冲和第二启动脉冲处于选通高压状态达两个水平周期,在比所述第一启动脉冲延迟一个水平周期的情况下发送所述第二启动脉冲,所述第一时钟脉冲至第四时钟脉冲处于选通高压状态达两个水平周期,彼此具有一个水平周期延迟,并且除了第I级和第2级以外的其余的级响应于所述第二启动脉冲进行初始化。除了所述第I级和第2级以外的所述多个级中的每一个包括上拉开关装置,该上拉开关装置根据设定节点的信号状态将第一时钟脉冲至第四时钟脉冲中的任意一个供应给输出端;下拉开关装置,该下拉开关装置响应于与提供给所述上拉开关装置的时钟相比延迟了两个水平周期的时钟脉冲,将低压电源供应给所述输出端;第一开关装置,该第一开关装置响应于来自往前第2级的扫描脉冲,将来自所述往前第2级的所述扫描脉冲供应给所述设定节点;第二开关装置,该第二开关装置响应于所述第二启动脉冲,将所述低压电源供应给所述设定节点;第三开关装置,该第三开关装置响应于来自往后第2级的扫描脉冲,将所述低压电源供应给所述设定节点;以及第四开关装置,该第四开关装置响应于与提供给所述上拉开关装置的所述时钟脉冲相比延迟了三个水平周期的时钟脉冲,将来自前I级的扫描脉冲供应给所述设定节点。除了所述第I级和第2级以外 的所述多个级中的每一个包括上拉开关装置,该上拉开关装置根据设定节点的信号状态将所述第一时钟脉冲至第四时钟脉冲中的任意一个供应给输出端;下拉开关装置,该下拉开关装置响应于与提供给所述上拉开关装置的时钟相比延迟了两个水平周期的时钟脉冲,将低压电源供应给所述输出端;第一开关装置,该第一开关装置响应于来自往前第2级的扫描脉冲,将来自所述往前第2级的所述扫描脉冲供应给所述设定节点;第三开关装置,该第三开关装置响应于来自往后本文档来自技高网
...

【技术保护点】
一种移位寄存器,该移位寄存器包括:多个级,所述多个级具有提供给所述多个级的第一启动脉冲和第二启动脉冲中的任意一个以及第一时钟脉冲至第四时钟脉冲中的任意一个,以相继发送扫描脉冲,其中,所述第一启动脉冲和第二启动脉冲处于选通高压状态达两个水平周期,在比所述第一启动脉冲延迟一个水平周期的情况下发送所述第二启动脉冲,所述第一时钟脉冲至第四时钟脉冲处于选通高压状态达两个水平周期,彼此具有一个水平周期的延迟,响应于所述第二启动脉冲,对第(4n+1)级进行初始化,其中,n是自然数,以及响应于所述第一启动脉冲,对第(4n+2)级、第(4n+3)级和第(4n)级进行初始化。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:安贞恩郑普泳蔡志恩
申请(专利权)人:乐金显示有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1