放大电路和具有放大电路的模数转换电路制造技术

技术编号:8024223 阅读:182 留言:0更新日期:2012-11-29 06:09
提供了放大电路和具有放大电路的模数转换电路。模数转换器件包括:第一模数转换(ADC)电路,其被配置成将输入的模拟信号转换成第一数字信号;第一乘法数模转换(MDAC)电路,其被配置成将从第一数字信号转换而来的第一转换后的信号与输入的模拟信号之间的差放大;第二ADC电路,其被配置成将第一MDAC电路的输出转换成第二数字信号;第二MDAC电路,其被配置成将从第二数字信号转换而来的第二转换后的信号与第一MDAC电路的输出之间的差放大;第三ADC电路,其被配置成将第二MDAC电路的输出转换成第三数字信号;以及公共放大电路,其被第一MDAC电路和第二MDAC电路共享,其中,公共放大电路基于公共放大电路与哪个MDAC电路一起操作来消耗电流。

【技术实现步骤摘要】

本专利技术涉及一种集成电路,更具体而言,涉及一种被配置成将模拟值转换为数字值的模数转换电路。
技术介绍
数字集成电路接收数字信号并执行操作以输出数字信号,然而,一些集成电路会接收模拟信号。为了处理模拟信号,集成电路一般包括被配置成将模拟信号转换为数字信号的模数转换电路(ADC)。例如,被输入到包括在用于处理图像的器件中的传感器的信号 是模拟信号。所述信号应转换成用于内部信息处理的数字信号。因为通过图像处理器件的传感器接收到的信息通常是非常微弱的信号,所以图像处理器件应该包括具有高分辨率的ADC以识别非常微弱的信号。具有高分辨率和数千万Hz的采样速率的高性能ADC已经不仅在诸如数码照相机、数码摄像机以及数字电视的图像处理系统中需要,而且在诸如无线通信设备、异步数字用户环线(ADSL)设备以及国际移动通信-2000(IMT-2000)设备的通信系统中需要。对于ADC,已经建议一些类型的结构。例如,有闪存结构、折叠结构、分段结构、流水线结构等。近来,在这些结构中,流水线结构已被广泛使用,因为其可以满足高速数字处理条件和高分辨率条件,也可以优化操作速率、功耗和可扩展性。具有流水线结构的ADC包括多级流水线。在本专利技术中,每一级可以是决定I比特数据的单比特结构或决定两个或更多个比特数据的多比特结构。包括在具有流水线结构的ADC的多个单元电路每个都将模拟信号的一部分转换成预定比特的数字信号,并将模拟信号的其余部分传送到下一个单元电路。ADC需要被配置成在传送模拟信号的其余部分之前将所述其余部分放大的放大电路。然而,所述放大电路耗费很多功率,所以这是具有高分辨率的ADC的缺陷。
技术实现思路
本专利技术的一个实施例涉及一种能优化功耗的放大电路;并涉及一种包括放大电路的具有流水线结构的模数转换器件。根据本专利技术的一个实施例,一种模数转换器件包括第一模数转换电路(ADC),所述第一 ADC电路被配置成接收模拟信号并将模拟信号的一部分转换成具有第一预定数目个比特的第一数字信号;第一乘法数模转换(MDAC)电路,所述第一乘法数模转换(MDAC)电路被配置成将从第一数字信号转换成模拟值的第一转换后的信号与模拟信号之间的差放大;第二 ADC电路,所述第二 ADC电路被配置成将由所述第一 MDAC电路放大的信号转换成具有第二预定数目个比特的第二数字信号;第二MDAC电路,所述第二MDAC电路被配置成将从所述第二数字信号转换成模拟值的第二转换后的信号与从所述第一 MDAC电路输出的信号之间的差放大;第三ADC电路,所述第三ADC电路被配置成将由所述第二 MDAC电路放大的信号转换成具有第三预定数目个比特的第三数字信号;以及公共放大电路,所述公共放大电路被所述第一 MDAC电路和所述第二 MDAC电路共享,其中所述公共放大电路根据公共放大电路与哪个MDAC电路一起操作来消耗不同量的电流。根据本专利技术的另一个实施例,一种放大器件包括第一负载部分,所述第一负载部分包括被配置成提供第一电流量的第一电流路径和被配置成提供第二电流量的第二电流路径;第一输入部分,所述第一输入部分被配置成接收第一模拟信号,并通过控制从所述第一负载部分传送来的电流量来放大所述第一模拟信号第二输入部分,所述第二输入部分被配置成接收第二模拟信号并通过控制从第一负载部分传送来的电流量来放大第二模拟信号;以及恒定电流部分,所述恒定电流部分被配置成将从第一输入部分和第二输入部分中的一个传送来的恒定电流输出到第三电流路径中、第四电流路径中或第三电流路径和第四电流路径两个中。 附图说明图I是示出根据本专利技术的一个实施例的具有流水线结构的模数转换器件的框图;图2包括描述图I所示的第一放大电路和第二放大电路的框图;图3和图4是描述图2所示的第一放大电路和第二放大电路的操作的电路图。具体实施例方式下面将参照附图更详细地描述本专利技术的示例性实施例。但是,本专利技术可以用不同的方式实施,而不应解释为限定为本文所列的实施例。确切地说,提供这些实施例是为了使本说明书充分且完整,并向本领域技术人员充分传达本专利技术的范围。在说明书中,相同的附图标记在本专利技术的不同附图与实施例中表示相同的部分。图I是示出根据本专利技术的一个实施例的具有流水线结构的模数转换器件的框图。如图所示,模数转换(ADC)器件包括输入模块100、乘法数模转换(MDAC)模块200、第一快闪ADC模块300、第二快闪ADC模块400、第三快闪ADC模块500、数字值校正模块600、参考信号提供模块700、以及定时发生模块800。输入模块100接收从外部提供的模拟信号AIN并将模拟信号AIN传送到MDAC模模块200和第一快闪ADC模块300。MDAC模块200包括第一 MDAC电路200A和第二 MDAC电路200B。第一快闪ADC模块300、第二快闪ADC模块400以及第三快闪ADC模块500分别将输入的模拟值转换成具有预定数目个比特(例如,4比特)的数字值,并将所述数字值提供给数字值校正模块600。一般地,具有流水线结构的ADC器件包括多个MDAC电路和多个快闪ADC模块,每个快闪ADC模块与每个MDAC电路相对应使得对于每个MDAC电路而言有相应的快闪ADC模块。然而,在第一实施例中,有两个MDAC电路和与这两个MDAC电路相对应的三个快闪ADC模块。因此,在这个实施例中,MDAC电路与快闪ADC模块没有——对应。第一快闪ADC模块300将从输入模块100提供的模拟信号转换成4比特数字值A并将4比特数字值A传送到数字值校正模块600和第一 MDAC电路200A。第一 MDAC电路200A将从第一快闪ADC模块300提供的4比特数字值A转换成模拟值,并将所述模拟值与从输入模块100输入的模拟信号之间的差放大。第二快闪ADC模块400将从第一 MDAC电路200A输出的模拟信号转换成4比特数字值B,并将4比特数字值B输出到数字值校正模块600和第二 MDAC电路200B。第二 MDAC电路200B将从第二快闪ADC模块400提供的4比特数字值B转换成模拟值并将模拟值与从第一 MDAC电路200A输出的模拟信号之间的差放大。第三快闪ADC模块500将从第二 MDAC电路200B输出的模拟信号转换成4比特数字值C并将4比特数字值C输出到数字值校正模块600。数字值校正模块600将从第一快闪ADC模块300、第二快闪ADC模块400以及第三快闪ADC模块500输出的4比特数字值A、B和C组合以输出10比特数字值。这里,尽管10比特数字值是数字值校正模块600的最终输出,但是第一快闪ADC模块300、第二快闪ADC模块400以及第三快闪ADC模块500每个都分别输出4比特数字值。因为为了纠错,在第一快闪ADC模块300与第二快闪ADC模块400之间有I比特交叠值,在第二快闪ADC模块 400与第三快闪ADC模块500之间有I比特交叠值,所以数字值校正模块600输出10比特值而不是模块600从快闪ADC模块300、400和500接收的12比特。参考信号提供模块700用来提供用于第一快闪ADC模块300、第二快闪ADC模块400、第三快闪ADC模块500、以及第一 MDAC电路200A和第二 MDAC电路200B操作的参考信号。因此,参考信号提供模块7本文档来自技高网
...

【技术保护点】
一种模数转换器件,包括:第一模数转换即ADC电路,所述第一ADC电路被配置成接收模拟信号并将所述模拟信号的一部分转换成具有第一预定数目个比特的第一数字信号;第一乘法数模转换即MDAC电路,所述第一MDAC电路被配置成将从所述第一数字信号转换成模拟值的第一转换后的信号与所述模拟信号之间的差放大;第二ADC电路,所述第二ADC电路被配置成将由所述第一MDAC电路放大的信号转换成具有第二预定数目个比特的第二数字信号;第二MDAC电路,所述第二MDAC电路被配置成将从所述第二数字信号转换成模拟值的第二转换后的信号与从所述第一MDAC电路输出的信号之间的差放大;第三ADC电路,所述第三ADC电路被配置成将由所述第二MDAC电路放大的信号转换成具有第三预定数目个比特的第三数字信号;以及公共放大电路,所述公共放大电路被所述第一MDAC电路和所述第二MDAC电路共享,其中,所述公共放大电路根据所述公共放大电路与哪个MDAC电路一起操作来消耗不同量的电流。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:黄元锡李承勋宋贞恩黄东炫
申请(专利权)人:爱思开海力士有限公司西江大学校产学协力团
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1